您的位置: 专家智库 > >

曹正州

作品数:9 被引量:13H指数:2
供职机构:中国电子科技集团第五十八研究所更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 7篇期刊文章
  • 2篇专利

领域

  • 7篇电子电信
  • 1篇自动化与计算...

主题

  • 3篇FPGA
  • 2篇电路
  • 2篇电路设计
  • 2篇读写
  • 2篇读写控制
  • 2篇数据读写
  • 2篇数据配置
  • 2篇锁存
  • 2篇逻辑器件
  • 2篇可编程逻辑
  • 2篇可编程逻辑器...
  • 2篇回读
  • 2篇功耗
  • 2篇编程
  • 1篇低电压差分信...
  • 1篇低功耗
  • 1篇低功耗系统
  • 1篇低压差
  • 1篇低压差线性稳...
  • 1篇电平

机构

  • 7篇中国电子科技...
  • 4篇无锡中微亿芯...
  • 2篇中国电子科技...
  • 1篇常熟理工学院
  • 1篇无锡创立达科...

作者

  • 9篇曹正州
  • 2篇单悦尔
  • 2篇张艳飞
  • 2篇谢文虎
  • 1篇于宗光
  • 1篇刘国柱
  • 1篇张惠国
  • 1篇徐彦峰
  • 1篇于大鑫
  • 1篇涂波
  • 1篇曹靓
  • 1篇张胜广
  • 1篇江燕

传媒

  • 4篇电子与封装
  • 2篇固体电子学研...
  • 1篇半导体技术

年份

  • 3篇2023
  • 1篇2021
  • 2篇2017
  • 1篇2013
  • 1篇2012
  • 1篇2011
9 条 记 录,以下是 1-9
排序方式:
用于flash型可编程逻辑器件的数据读写控制电路
本发明公开了一种用于flash型可编程逻辑器件的数据读写控制电路,涉及可编程逻辑器件领域,该数据读写控制电路在进行数据写入时,数据选择模块选通配置数据通道将配置数据写入数据锁存模块中进行锁存,再通过数据驱动模块输出相应的...
何小飞曹正州
文献传递
应用于三维封装中的硅通孔技术被引量:4
2012年
随着集成电路日新月异的发展,当半导体器件工艺进展到纳米级别后,传统的二维领域封装已渐渐不能满足电路高性能、低功耗与高可靠性的要求。为解决这一问题,三维封装成为了未来封装发展的主流。文章简要介绍了三维封装的工艺流程,并重点介绍了硅通孔技术的现阶段在CSP领域的应用,以及其未来的发展方向。
邓小军曹正州
关键词:三维封装CSP
基于零极点追踪的高稳定性片内LDO电路设计被引量:5
2017年
设计了一款无需片外电容的LDO电路,根据负载不断变化的问题,设计了零极点跟踪补偿电路,使产生的零点有效补偿电路的极点,保证了LDO环路的稳定性。基于TSMC 0.18μm Flash工艺完成电路和版图的设计以及流片。电路仿真以及实测结果表明在无片外电容的情况下,环路的相位裕度能够达到78.9°,达到高稳定的需求,最大负载电流能够达到100 m A,负载调整率为0.2 m V/m A。
曹正州江燕张旭东谢文虎
关键词:低压差线性稳压器环路稳定性无片外电容
FPGA的静态功耗分析与降低技术被引量:1
2013年
FPGA已经被广泛用于实现大规模的数字电路和系统,随着CMOS工艺发展到深亚微米,芯片的静态功耗已成为关键挑战之一。文章首先对FPGA的结构和静态功耗在FPGA中的分布进行了介绍。接下来提出了晶体管的漏电流模型,并且重点对FPGA中漏电流单元亚阈值漏电流和栅漏电流进行了详细的分析。最后根据FPGA的特点采用双阈值电压晶体管,关键路径上的晶体管采用低阈值电压栅的晶体管,非关键路径上的晶体管采用高阈值电压栅的晶体管,以此来降低芯片的静态功耗。
曹正州曹靓
关键词:FPGA布线开关
FPGA逻辑资源重配置测试技术研究被引量:2
2011年
针对FPGA的逻辑资源测试,提出了一种内建自测试方法。测试中逻辑资源划分为不同功能器件,对应各个功能器件设计了相应的BIST测试模板。在此基础上进一步利用FPGA的部分重配置性能优化BIST、测试过程,最终在统一的BIST测试框架下,采用相对较少的配置次数完成了逻辑资源固定故障的全覆盖测试。
张惠国徐彦峰曹正州于大鑫于宗光
关键词:FPGA测试内建自测试
一种用于高性能FPGA的多电平标准I/O电路
2023年
为了满足等效系统门数为亿门级现场可编程门阵列(FPGA)的高速率、大吞吐量的数据传输需求,设计了一种用于高性能FPGA的多电平标准I/O电路,输入信号范围为0~2.5 V,单个差分对I/O电路的最高数据传输速率为1.25 Gbit/s。在输入缓冲器中,通过互补自偏置的折叠式放大器和施密特触发器的设计,实现了对单端输入信号、半差分输入信号和全差分输入信号等多种电平标准的兼容。在输出缓冲器中,支持多种驱动电流的输出,并且可设置输出的翻转率,降低了同步开关输出可能引起的噪声。低电压差分信号驱动器采用了预加重电流技术,提高了信号的质量。该I/O电路同时集成了数控阻抗电路,可以实时地精确匹配传输线的阻抗特性,提高了信号的完整性。仿真和实测结果表明,该支持多电平标准的I/O电路能够为高性能FPGA提供灵活、可靠的高速数据传输功能。
曹正州张胜广单悦尔张艳飞刘国柱
一种支持宽范围上电时间的上电复位电路设计被引量:1
2017年
为了解决传统上电复位电路在缓慢上电时起拉电压低矮的问题,提出一种宽范围上电时间的上电复位电路。该电路由基于RC延时的上电复位和基于电平检测的上电复位双模异构而成,快速上电时,RC延时模块提供V_(DD)的起拉电压;缓慢上电时,电平检测模块产生0.833 V_(DD)的起拉电压。采用TSMC 0.18μm Flash工艺对该电路进行设计和流片,三温测试结果表明,当V_(DD)为3.3 V、上电时间分别为微秒级和毫秒级时,起拉电压达到3.3 V和2.75 V。
曹正州钱栋良谢文虎吴琪
关键词:上电复位
用于flash型可编程逻辑器件的数据读写控制电路
本发明公开了一种用于flash型可编程逻辑器件的数据读写控制电路,涉及可编程逻辑器件领域,该数据读写控制电路在进行数据写入时,数据选择模块选通配置数据通道将配置数据写入数据锁存模块中进行锁存,再通过数据驱动模块输出相应的...
何小飞曹正州
一种用于FPGA的低功耗系统监控电路设计
2023年
为了提高FPGA工作时的可靠性和安全性,设计了一种低功耗的系统监控电路。通过对FPGA内部的工作电压、温度以及外部电压的监测,可以及时调整FPGA工作模式或者频率。在该系统监控电路中,采用自平衡的积分放大器来实现对温度感应信号的采样和放大;对电压感应信号支持单端模式和差分模式;采用1.5 bit循环ADC实现对模拟信号的量化;通过开关电容方式的基准电路设计,为ADC提供低温度系数的基准电压,具有功耗低的特点。对内嵌了该系统监控电路的亿门级FPGA进行测试,结果表明监测温度范围为-55~125℃,最大偏差为-1.5℃;对单端电压进行监测最大偏差为-1.3%,对差分电压进行监测最大偏差为0.1%。该系统监控电路具有良好的温度特性和频率特性,在-55~125℃温度范围内,ADC的输出结果偏差均在2%以内。在0.2~5.0 MHz频率范围内,时钟频率对ADC的影响可以忽略。在最高5 MHz工作频率下,最大功耗仅为2.32 mW。
曹正州单悦尔张艳飞涂波
关键词:现场可编程门阵列低功耗温度传感器模数转换器
共1页<1>
聚类工具0