您的位置: 专家智库 > >

许苑丰

作品数:2 被引量:1H指数:1
供职机构:同济大学更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇自动化与计算...

主题

  • 2篇解码
  • 2篇解码器
  • 2篇解码器设计
  • 2篇AVS
  • 1篇硬件
  • 1篇软硬件
  • 1篇软硬件协同
  • 1篇基于AVS
  • 1篇变长解码
  • 1篇SOC
  • 1篇SOC平台

机构

  • 2篇同济大学

作者

  • 2篇刘玮
  • 2篇许苑丰
  • 1篇陈泳恩
  • 1篇王鹏
  • 1篇陈咏恩

传媒

  • 1篇计算机科学
  • 1篇电脑知识与技...

年份

  • 1篇2010
  • 1篇2009
2 条 记 录,以下是 1-2
排序方式:
基于AVS的软硬件协同可变长码解码器设计被引量:1
2010年
提出一种基于软硬件协同方法的AVS可变长码解码器结构设计。定长码、指数哥伦布码及AVS视频标准特有的基于内容自适应二维可变长码(CA-2D-VLC)均可在该解码器上实现正确解析。通过对19张可变长码表的优化整合,提出一种新的码表设计方法。经验证,新码表相较使用原始码表可将硬件消耗降低30%以上。为确保整个系统设计的合理性和正确性,以RM52J为蓝本编写针对本解码器的验证器,通过对92个一致性测试码流序列解析对比,表明本设计满足AVS视频解码要求。
刘玮陈咏恩许苑丰
关键词:AVS软硬件协同
基于SoC平台的AVS可变长解码器设计
2009年
AVS是我国自主制定的音视频编码技术标准。可变字长编解码是AVS标准中的一项重要技术,该文提出了一种基于SoC平台的AVS可变字长解码(VLD)设计。根据AVS变长码表的特点,重新设计合理的变长码表减少时钟消耗,采用c语言和汇编语言进行设计、模拟,并通过了SoC仿真平台验证。在164MHz工作频率下实现满足基准档次6.0级别的AVS高清视频码流的实时解码要求。
许苑丰陈泳恩刘玮王鹏
关键词:AVSSOC解码器变长解码
共1页<1>
聚类工具0