您的位置: 专家智库 > >

周贤达

作品数:12 被引量:14H指数:3
供职机构:电子科技大学更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信电气工程理学更多>>

文献类型

  • 4篇期刊文章
  • 4篇会议论文
  • 3篇专利
  • 1篇学位论文

领域

  • 3篇电子电信
  • 1篇电气工程
  • 1篇理学

主题

  • 3篇电路
  • 3篇击穿电压
  • 3篇LDMOS
  • 2篇电路单元
  • 2篇窄脉冲
  • 2篇同相
  • 2篇脉冲
  • 2篇击穿
  • 2篇击穿特性
  • 2篇高压器件
  • 2篇恒流
  • 2篇恒流源
  • 2篇反相器
  • 2篇RESURF
  • 2篇BCD
  • 1篇电导调制
  • 1篇阴极
  • 1篇优化设计
  • 1篇载流子
  • 1篇纵向电场

机构

  • 12篇电子科技大学
  • 1篇中国电子科技...

作者

  • 12篇周贤达
  • 11篇方健
  • 9篇张波
  • 6篇乔明
  • 6篇张弦
  • 6篇刘哲
  • 5篇李肇基
  • 5篇刘伦友
  • 2篇段明伟
  • 1篇徐静
  • 1篇肖志强
  • 1篇何忠波
  • 1篇郑欣
  • 1篇林薇

传媒

  • 4篇第十五届全国...
  • 2篇Journa...
  • 2篇物理学报

年份

  • 1篇2009
  • 3篇2008
  • 7篇2007
  • 1篇2006
12 条 记 录,以下是 1-10
排序方式:
A High Voltage BCD Process Using Thin Epitaxial Technology被引量:3
2007年
A high voltage BCD process using thin epitaxial technology is developed for high voltage applications. Compared to conventional thick expitaxial technology, the thickness of the n-type epitaxial layer is reduced to 9μm,and the diffusion processing time needed for forming junction isolation diffusions is substantially reduced. The isolation diffusions have a smaller lateral extent and occupy less chip area. High voltage double RESURF LD- MOS with a breakdown voltage of up to 900V,as well as low voltage CMOS and BJT,are achieved using this high voltage BCD compatible process. An experimental high voltage half bridge gate drive IC using a coupled level shift structure is also successfully implemented, and the high side floating offset voltage in the half bridge drive IC is 880V. The major features of this process for high voltage applications are also clearly demonstrated.
乔明肖志强方健郑欣周贤达徐静何忠波段明伟张波李肇基
关键词:LDMOS
窄脉冲下拉电流式电平位移电路
本发明属于电子技术领域,涉及集成化电平位移电路。主要由输入缓冲1、恒流源开关A和B、脉冲自产生A和B、栅极下拉6和反相器7共七个电路单元构成。低逻辑信号IN通过输入缓冲1产生同相和反相的两个控制信号S1和S2,用以控制恒...
方健乔明张波周贤达刘伦友刘哲毛焜张弦
文献传递
窄脉冲下拉电流式电平位移电路
本发明属于电子技术领域,涉及集成化电平位移电路。主要由输入缓冲1、恒流源开关A和B、脉冲自产生A和B、栅极下拉6和反相器7共七个电路单元构成。低逻辑信号IN通过输入缓冲1产生同相和反相的两个控制信号S1和S2,用以控制恒...
方健乔明张波周贤达刘伦友刘哲毛焜张弦
文献传递
具有环形阴极新结构的高压SOI器件
提出具有环形阴极的横向高压SOI器件新结构,该结构采用环形阴极,利用电场的曲率效应以提高耐压。作为应用实例,在3μm埋氧20μm顶硅上设计出耐压大于600V SOI LDMOS,与常规结构相比,新结构耐压有6.74%的提...
周贤达方健毛焜刘哲张弦张正元李肇基
关键词:材料性能
背栅效应对SOI横向高压器件击穿特性的影响被引量:8
2007年
提出一种SOI基背栅体内场降低BGREBULF(back-gate reduced BULkfield)耐压技术.其机理是背栅电压诱生界面电荷,调制有源区电场分布,降低体内漏端电场,提高体内源端电场,从而突破习用结构的纵向耐压限制,提高器件的击穿电压.借助二维数值仿真,分析背栅效应对厚膜高压SOI LDMOS(>600V)击穿特性的影响,在背栅电压为330V时,实现器件击穿电压1020V,较习用结构提高47.83%.该技术的提出,为600V以上级SOI基高压功率器件和高压集成电路的实现提供了一种新的设计思路.
乔明张波李肇基方健周贤达
关键词:SOI背栅LDMOS
功率集成电路中抗串扰新隔离结构
提出一种VDMOS与低压控制电路之间抗串扰的新隔离结构。通过二维器件仿真软件MEDICI验证,能够有效防止VDMOS漏极反偏造戍的衬底电流进入CMOS电路,CMOS电路中出现闩锁效应时的VDMOS漏端电压从-1V提高到-...
刘哲方健周贤达刘伦友毛焜张弦张正元冯志诚张波
关键词:功率集成电路闩锁效应
非均匀寿命分布电导调制基区中非平衡载流子的WKB解被引量:1
2006年
针对非均匀寿命分布情况,建立了描述电导调制基区的双极输运方程,并利用Liouville_Green变换获得该方程在不同边界条件下的WKB解.其结果可用于局域寿命控制下电导调制器件的建模分析.
方健林薇周贤达李肇基
关键词:电导调制非平衡载流子WKB
BCD器件参数提取
针对70V BCD工艺中核心器件的特殊性,采用Matlab进行了器件参数提取。在Tsuprem4和Medici的仿真基础之上,以HVPMOS为例,阐述了高压器件的参数提取过程,并将所得参数带入电路进行仿真比较,,得到了很...
张弦方健周贤达刘伦友毛焜刘哲张正元冯志诚张波
关键词:计算机仿真误差分析
曲率效应对PN结击穿电压的有效作用
PN结构成了几乎所有半导体功率器件的基础,其雪崩击穿电压直接决定了相关器件的工作电压范围。在实际制造中PN结的结面不是理想的平面,一般认为结面的曲率效应将导致结的击穿电压低于同等条件下的平行平面结,以此为基础发展出了一系...
周贤达
关键词:半导体功率器件击穿电压
文献传递
具有高压互连线的多区双RESURF LDMOS击穿特性被引量:4
2007年
对600V以上级具有高压互连线的多区双RESURF LDMOS击穿特性进行了实验研究,并对器件进行了二维、三维仿真分析.利用多区P-top降场层的结终端扩展作用以及圆形结构曲率效应的影响,增强具有高压互连线的横向高压器件漂移区耗尽,从而降低高压互连线对器件耐压的影响.实验与仿真结果表明,器件的击穿电压随着互连线宽度的减小而增加,并与P-top降场层浓度存在强的依赖关系,三维仿真结果与实验结果较吻合,而二维仿真并不能较好反映具有高压互连线的高压器件击穿特性.在不增加掩模版数、采用额外工艺步骤的条件下,具有30μm高压互连线宽度的多区双RESURF LDMOS击穿电压实验值为640V.所设计的高压互连器件结构可用于电平位移、高压结隔离终端,满足高压领域的电路设计需要.
乔明周贤达段明伟方健张波李肇基
关键词:LDMOS击穿电压
共2页<12>
聚类工具0