方翌炜
- 作品数:4 被引量:16H指数:2
- 供职机构:华中科技大学电子与信息工程系更多>>
- 发文基金:国家自然科学基金更多>>
- 相关领域:自动化与计算机技术更多>>
- 网络化控制系统的故障诊断被引量:11
- 2006年
- 网络化控制系统与传统结构的控制系统相比具有许多优点,但经网络传输的控制信号所带来的随机时延、丢包、异步等问题会影响闭环控制系统的性能,因此需要发展可在网络环境工作的系统的控制理论和技术。故障诊断与容错控制对于控制工程实践特别是对安全性有严格要求的控制系统是十分重要的。近年来,我们较为系统地开展了网络化控制系统故障诊断与容错控制的研究工作从而可对故障诊断的主要研究结果进行概述。
- 方华京方翌炜杨方
- 关键词:网络化控制系统故障诊断时延系统
- 改进型安全自组网按需距离向量路由协议研究被引量:2
- 2007年
- 提出了一种新的效能较高的具备安全鉴别功能的自组网按需距离向量路由协议ESAODV。该安全协议采用HORSEI认证机制,其签名和验证的计算速度比公钥算法快很多,它的安全性基于单向散列算法,且不需收发者之间的时间同步。理论分析和网络仿真结果表明,与最新因特网协议草案所提出的方案相比,安全协议ESAODV具有较好的性能和实用性。
- 方翌炜杨铭熙李腊元
- 关键词:自组网网络安全路由协议
- 基于FPGA的IEEE 802.11协议帧生成器的设计
- 2007年
- IEEE 802.11标准定义了能够统筹所有基于以太网的无线通信的协议。它是迄今为止最流行的无线局域网的标准。本文以Altera公司的FPGA为硬件平台,设计实现了一个无线局域网协议IEEE 802.11协议帧的生成器以构成802.11协议帧后供DSSS发射机作为发送信号。本设计主要实现了三个模块,一个是整个帧生成器的全局控制模块,二是CRC—32校验码生成模块,三是帧序号生成模块。本设计的特点是处理与发射同时进行,处理延迟小,实时性好,这个特点对于带宽窄、处理能力弱的无线网络及设备来说是很重要的。文中给出了本设计实现的系统整体方框图,Verilog HDL代码实现及其仿真结果。
- 方翌炜方华京
- 关键词:FPGA
- 基于FPGA的直接序列扩频发射机的设计与实现被引量:3
- 2007年
- 本文以Altera公司的FPGA为硬件平台,以MAX-PLUSII为设计工具,实现直接序列扩频(DSSS)发射机,顶层采用图形设计方式,各模块是基于Verilog HDL设计的。本设计中待发射信息是以循环读ROM的方式读取,信道编码采用(2,1,7)卷积码,扩频模块采用扩频长度255的kasami码,极性变换模块为3bit量化模式,内插模块为每两比特间插入7bit,输出滤波为16阶的FIR滤波器。文中给出了本设计实现的系统整体方框图,Verilog HDL代码实现及其仿真结果。仿真结果表明本设计精确度高,稳定且输出无毛刺。
- 方翌炜方华京
- 关键词:FPGAVERILOGHDL直接序列扩频发射机