您的位置: 专家智库 > >

文献类型

  • 4篇专利
  • 2篇会议论文
  • 1篇期刊文章

领域

  • 4篇自动化与计算...
  • 1篇电子电信

主题

  • 3篇加密
  • 2篇带宽
  • 2篇低延时
  • 2篇调焦
  • 2篇信号
  • 2篇信号处理
  • 2篇信号处理器
  • 2篇信息加密
  • 2篇延时
  • 2篇阵列
  • 2篇直接内存存取
  • 2篇数字信号
  • 2篇数字信号处理
  • 2篇数字信号处理...
  • 2篇转存
  • 2篇自动调焦
  • 2篇现场可编程
  • 2篇现场可编程门...
  • 2篇门阵列
  • 2篇内存

机构

  • 7篇中国电子科技...

作者

  • 7篇侯振龙
  • 5篇龚东磊
  • 4篇陈洁
  • 4篇姬叶华
  • 4篇邹志强
  • 4篇刘晓梅
  • 2篇方明
  • 1篇方明
  • 1篇徐健
  • 1篇吴斌

传媒

  • 2篇上海市计算机...
  • 1篇计算机工程

年份

  • 1篇2020
  • 1篇2019
  • 2篇2017
  • 1篇2016
  • 2篇2014
7 条 记 录,以下是 1-7
排序方式:
基于DSP和FPGA的数据加密模块设计与实现
随着社会信息化快速发展,数据安全已经逐渐成为一个核心的问题.传统的加密模块是以PCI总线为数据传输接口,与目前主流的PCIE接口相比速率存在明显差距,研制基于PCIE总线的数据加密模块至关重要.为此,提出一种基于PCIE...
朱绮尉方明侯振龙
关键词:数据加密数字信号处理器
文献传递
高速数据加解密系统及方法
本发明公开了一种高速数据加解密系统及方法,该高速数据加解密系统包括:DSP芯片,负责加解密调度、安全防护、第二FPGA芯片在线更新等功能;第一FPGA芯片,是DSP芯片、主机CPU和第二FPGA芯片互相访问的枢纽;第二F...
侯振龙龚东磊陈洁姬叶华邹志强刘晓梅
基于AXI4-Stream总线的SGDMA设计
为最大化使用PCIe链路带宽,满足大数据交互的需求,在研究PCIe2.0协议、AXI4-Stream总线和直接内存存取传输技术的基础上,设计一种面向AXI4-Stream总线的分散-收集型直接内存存取(SGDMA)引擎,...
方明吴斌侯振龙
文献传递
基于FGPA的高清视频采集传输系统及方法
本发明公开了一种基于FGPA的高清视频采集传输系统及方法,该系统包括CameraLink接口、光纤接口、面阵相机、RS422接口。基于FGPA的高清视频采集传输方法包括:步骤一:开始通电;步骤二:默认工作模式(25fps...
侯振龙龚东磊陈洁姬叶华邹志强刘晓梅
基于FPGA的高清视频采集传输系统及方法
本发明公开了一种基于FPGA的高清视频采集传输系统及方法,该系统包括CameraLink接口、光纤接口、面阵相机、RS422接口。基于FPGA的高清视频采集传输方法包括:步骤一:开始通电;步骤二:默认工作模式(25fps...
侯振龙龚东磊陈洁姬叶华邹志强刘晓梅
文献传递
高速数据加解密系统
本发明公开了一种高速数据加解密系统及方法,该高速数据加解密系统包括:DSP芯片,负责加解密调度、安全防护、第二FPGA芯片在线更新等功能;第一FPGA芯片,是DSP芯片、主机CPU和第二FPGA芯片互相访问的枢纽;第二F...
侯振龙龚东磊陈洁姬叶华邹志强刘晓梅
文献传递
高速串行数据处理模块的设计与实现被引量:3
2016年
为提高现有密码模块中数据加解密算法的多样性和安全性,设计并实现一种基于双现场可编程门阵列(FPGA)与数字信号处理器(DSP)架构的数据处理模块。2片FPGA分别与DSP通过外部存储器接口(EMIF)总线进行互联。FPGA 1#利用PCIe,EMIF总线实现其与上位机和DSP的通信,并结合分散-收集型直接内存存取模块最大化PCIe链路带宽。FPGA 2#使用AURORA协议与FPGA 1#进行串行通信,实现多个加解密算法的并行工作,同时支持算法的全局和局部重构。DSP负责数据加解密算法的参数配置、密钥生成与安全管理。在中标麒麟操作系统下的板级功能与性能验证结果表明,该模块与主机的通信速率可达11.36 Gb/s,同时具有密码安全性高和算法可重构的特点,适用于高速数据协同处理领域。
徐健侯振龙龚东磊方明
关键词:直接内存存取数字信号处理器现场可编程门阵列
共1页<1>
聚类工具0