您的位置: 专家智库 > >

张海平

作品数:3 被引量:0H指数:0
供职机构:中国电子科技集团第五十八研究所更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 3篇中文期刊文章

领域

  • 2篇自动化与计算...
  • 1篇电子电信

主题

  • 2篇EDA
  • 1篇虚拟化
  • 1篇虚拟化技术
  • 1篇远程
  • 1篇远程调用
  • 1篇远程控制
  • 1篇时钟
  • 1篇时钟树
  • 1篇嵌入式
  • 1篇嵌入式芯片
  • 1篇芯片
  • 1篇开发平台设计
  • 1篇FPGA
  • 1篇FPGA设计
  • 1篇大容量
  • 1篇程控制

机构

  • 3篇中国电子科技...

作者

  • 3篇张海平
  • 2篇万清
  • 1篇何志伟
  • 1篇顾光华

传媒

  • 3篇电子与封装

年份

  • 3篇2014
3 条 记 录,以下是 1-3
排序方式:
基于虚拟化技术的FPGA开发平台设计
2014年
当今集成电路设计与制造流程中,必须使用EDA工具。设计人员在开发IC新产品时使用EDA工具,将极大地降低成本、节省设计时间和提高产品的可靠性。基于虚拟化技术的网络基础架构,设计并实施了自主千万门级FPGA课题产品开发平台。该平台集成了FPGA软件开发环境和集成电路芯片设计环境,利用SVN、SOS版本管理软件和bugzilla缺陷追踪软件,对FPGA软硬件开发流程进行规范化、标准化管理。该平台采用虚拟化技术,有效地降低配置成本、提高管理效率、增加数据安全性。
张海平万清
关键词:FPGAEDA虚拟化
用于大容量FPGA设计的EDA工具集成与远程调用
2014年
随着EDA平台服务趋于网络化,如何通过对资源和流程的有效管理,为用户提供更为方便安全的远程EDA平台调用服务,已成为关键问题。在FPGA开发平台上集成了EDA工具环境,并部署SGD软件。在实现远程控制的基础上构建一个可兼容异构系统的EDA工具远程调用接口,解决了EDA工具的远程启动和图形界面传输问题,得到一种相对简单方便又有一定安全保障的远程控制模式,实现可视化的在线虚拟集成电路芯片设计。
张海平万清
关键词:远程控制
后端实现时几种减小时钟延迟的有效方法
2014年
主要探讨在嵌入式芯片后端设计时怎么实现时钟延时最小时钟网络。时钟网络优化的障碍可能来自很多方面,主要包括以下三个方面:不同转换率的输入输出单元,具有大负载电容端口以及来自不同时钟域的时钟网络。针对提出的问题,讨论一般采取的解决方案,优化时钟延时,通过针对性的方法技巧,可以在时钟树自动综合时有效地减少时钟树延时。
顾光华张海平何志伟
关键词:嵌入式芯片
共1页<1>
聚类工具0