您的位置: 专家智库 > >

邵琦

作品数:1 被引量:3H指数:1
供职机构:复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:电子电信更多>>

文献类型

  • 1篇中文期刊文章

领域

  • 1篇电子电信

主题

  • 1篇延时
  • 1篇延时锁定环
  • 1篇阵列
  • 1篇现场可编程
  • 1篇现场可编程门...
  • 1篇门阵列
  • 1篇内插
  • 1篇内插法
  • 1篇可编程门阵列
  • 1篇TDC
  • 1篇DLL
  • 1篇FPGA

机构

  • 1篇复旦大学

作者

  • 1篇来金梅
  • 1篇周灏
  • 1篇邵琦

传媒

  • 1篇复旦学报(自...

年份

  • 1篇2015
1 条 记 录,以下是 1-1
排序方式:
带DLL反馈的延迟内插法TDC在FPGA上的实现被引量:3
2015年
本文设计了在FPGA上实现的一款带全数字的延时锁定环(DLL)反馈的TDC电路,该TDC采用了延迟内插法延迟链结构.解决了利用FPGA配置电路对FPGA内部开关参数进行高低温(-55-125℃)测试的问题.延迟链选择的是FPGA中快速进位链,在0.18μm工艺FPGA上,分辨率在25℃下能达到167 ps.与另外一种在反熔丝结构FPGA上实现的TDC相比,分辨率在0℃,25℃,50℃分别提高了16.8%,16.5%,16.7%.在相同温度下,分辨率的变化基本保持一致,但反熔丝FPGA上的TDC需要对编码链进行反复的调整,而本文的TDC通过DLL锁定就可以完成对延迟链的调整,大大减小了开发和设计的时间和成本.
邵琦周灏来金梅
关键词:现场可编程门阵列
共1页<1>
聚类工具0