您的位置: 专家智库 > >

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 1篇电路
  • 1篇电路设计
  • 1篇驱动电路
  • 1篇驱动电路设计
  • 1篇转换器
  • 1篇流水线ADC
  • 1篇RESURF
  • 1篇LDMOS
  • 1篇采样保持
  • 1篇采样保持电路
  • 1篇12

机构

  • 2篇中国电子科技...
  • 1篇电子科技大学

作者

  • 2篇李影
  • 1篇乔明
  • 1篇陈珍海
  • 1篇蒋红利
  • 1篇朱玮
  • 1篇钟涛

传媒

  • 1篇微电子学
  • 1篇电子与封装

年份

  • 1篇2010
  • 1篇2008
2 条 记 录,以下是 1-2
排序方式:
600V高低压兼容BCD工艺及驱动电路设计被引量:7
2010年
基于高压功率集成电路的关键参数性能要求和现有工艺条件,在国内3μmCMOS工艺基础上,开发出8~9μm薄外延上的600VLDMOS器件及高低压兼容BCD工艺,并设计出几款600V高压半桥栅驱动电路。该工艺在标准3μm工艺基础上增加N埋层、P埋层及P-top层,P埋层和P阱对通隔离,形成各自独立的N-外延岛。实验测试结果表明:LDMOS管耐压达680V以上,低压NMOS、PMOS及NPN器件绝对耐压达36V以上,稳压二极管稳压值为5.3V。按该工艺进行设计流片的电路整体参数性能满足应用要求,浮动偏置电压达780V以上。
蒋红利朱玮李影乔明
关键词:LDMOS
一种12位25MS/s采样保持电路设计
2008年
在流水线结构的A/D转换电路中,采样保持电路是整个电路的核心模块。同时采样保持电路通常是整个电路中功耗最大的模块,其性能直接决定了整个A/D转换器的性能。文章介绍了一种12位25MS/s采样保持电路。该采样保持电路采用SMIC0.25μm标准数字CMOS工艺进行设计。基于BSIM3V3Spice模型,采用Hspice对整个电路进行仿真。仿真的结果表明,电路在工作于25MS/s、输入信号频率为2.56MHz时,输出信号的SFDR为75.6dB,而整个电路的功耗仅为10.41mW。
钟涛李影陈珍海
关键词:流水线ADC采样保持电路
共1页<1>
聚类工具0