您的位置: 专家智库 > >

卢宇峰

作品数:4 被引量:8H指数:2
供职机构:浙江大学电气工程学院超大规模集成电路设计研究所更多>>
发文基金:浙江省自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 4篇中文期刊文章

领域

  • 4篇电子电信

主题

  • 1篇带隙基准
  • 1篇带隙基准电压
  • 1篇低功耗
  • 1篇电压源设计
  • 1篇选择算子
  • 1篇遗传算法
  • 1篇容忍度
  • 1篇失配
  • 1篇时钟
  • 1篇算子
  • 1篇图像
  • 1篇图像矫正
  • 1篇缓存
  • 1篇缓存优化
  • 1篇基于遗传算法
  • 1篇基准电压
  • 1篇交叉算子
  • 1篇功耗
  • 1篇FPGA
  • 1篇LUT

机构

  • 4篇浙江大学
  • 1篇北京大学

作者

  • 4篇罗小华
  • 4篇卢宇峰
  • 3篇俞淼
  • 3篇李益航
  • 1篇张晨秋
  • 1篇刘富春

传媒

  • 1篇浙江大学学报...
  • 1篇电子技术(上...
  • 1篇复旦学报(自...
  • 1篇浙江大学学报...

年份

  • 3篇2016
  • 1篇2015
4 条 记 录,以下是 1-4
排序方式:
基于遗传算法的功能覆盖率收敛技术被引量:2
2015年
针对集成电路验证向量生成与功能覆盖率收敛的问题,提出一种基于遗传算法的功能覆盖率收敛技术.通过计算分析遗传算法中遗传算子的概率分布函数,获得由比例选择算子、均匀交叉算子以及二元变异算子组成的遗传算法,得到覆盖率广、重复性低的验证向量,在最短仿真时间内达到预先设定的功能覆盖率.实验采用基于Turbo芯片的图像处理硬件加速器作为验证模型,将遗传算法嵌入到以System Verilog语言为基础的层次化验证平台中.结果表明,与全随机向量验证相比,该算法有效增加了功能覆盖率并使仿真时间缩短了25%左右,实现功能覆盖率的快速收敛,提高了验证效率.
高史义罗小华卢宇峰刘富春张晨秋
关键词:遗传算法
基于双位触发器的低功耗技术研究被引量:2
2016年
随着工艺水平的不断发展以及集成电路的特征尺寸不断减小,目前集成电路已经跨入了超深亚微米的SOC设计阶段,芯片也朝着面积更小、性能更强、功耗更低的方向发展。由于手持设备不断更新换代以及对低功耗有着迫切的需求,关于低功耗的研究成果层出不穷。在后端设计流程中使用双位触发器已经成为目前一种降低时钟网络功耗的有效方法。在标准单元级别,由于双位触发器共用时钟资源,相比两个单位触发器少用了一对反相器。在物理实施阶段,由于双位触发器的使用导致时钟节点的减少,进一步减少时钟树综合阶段所用的缓冲器。这两方面都有效的减少了面积以及降低了功耗。本文将在设计流程中采用双位触发器的方案,并分析双位触发器使用对设计流程各个阶段的影响。
李益航罗小华俞淼卢宇峰
关键词:低功耗时钟
基于LUT实时图像矫正的行缓存优化被引量:4
2016年
基于反向映射的图像矫正被广泛应用于解决光学镜头透视引起的非线性畸变失真问题,该方法将映射坐标固化在LUT内,避免了复杂的坐标计算,但需要大量行缓存储备图像数据用以执行反向映射.为了减少行缓存的使用,本文提出了一种基于读扩展的环形行缓存读写算法,利用行同步信号的消隐间隔扩展读周期,使读写指针循序错开,保证上下映射的空间.相比传统的以最大偏移作为行缓存的结构,改进的专用控制算法可以减少近一半的内存使用.本文中的实时图像矫正系统已经在FPGA上实现,实验结果表明所提出的读扩展行缓存算法显著地改善了内存的消耗,并且获得良好的实时图像矫正效果.
卢宇峰罗小华俞淼李益航
关键词:LUTFPGA图像矫正
增强工艺偏差容忍度的带隙基准电压源设计
2016年
随着CMOS工艺特征尺寸的减小,带隙基准电压源在制造过程中因器件失配和工艺波动易导致实际输出电压和目标值发生偏离,降低芯片成品率.为此提出将Pelgrom失配模型引入电路设计中,分别从器件参数、电路结构、版图布局三方面对亚微米级的电路进行工艺偏差优化.基于华润上华(CSMC)0.5μm工艺以及Hspice软件仿真,显示基准源输出电压为1.232 54V,偏差小于5mV.流片测试结果表明,应用此设计的三通道LED驱动控制芯片成品率达到96.8%,输出电流达到(18±0.5)mA的芯片占99.6%以上.
俞淼罗小华卢宇峰李益航
关键词:失配带隙基准电压成品率
共1页<1>
聚类工具0