您的位置: 专家智库 > >

孙川

作品数:5 被引量:26H指数:2
供职机构:南京航空航天大学自动化学院更多>>
发文基金:国家自然科学基金中国航空科学基金中央级公益性科研院所基本科研业务费专项更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 4篇期刊文章
  • 1篇学位论文

领域

  • 3篇自动化与计算...
  • 2篇电子电信

主题

  • 4篇可重构
  • 3篇硬件
  • 3篇容错
  • 3篇可重构硬件
  • 2篇自测试
  • 2篇内建自测试
  • 1篇电路
  • 1篇电路研究
  • 1篇多媒体信息
  • 1篇多媒体信息处...
  • 1篇信号
  • 1篇信号处理
  • 1篇信息处理
  • 1篇容错方法
  • 1篇通信
  • 1篇自重构
  • 1篇面向多媒体
  • 1篇扩频
  • 1篇扩频通信
  • 1篇并行乘法器

机构

  • 5篇南京航空航天...

作者

  • 5篇孙川
  • 4篇王友仁
  • 3篇张砦
  • 1篇孔德明
  • 1篇张宇
  • 1篇祝鸣涛
  • 1篇王澜涛
  • 1篇郝国锋

传媒

  • 2篇微电子学
  • 1篇仪器仪表学报
  • 1篇信息与控制

年份

  • 1篇2011
  • 4篇2010
5 条 记 录,以下是 1-5
排序方式:
可重构阵列自测试与容错技术研究
随着半导体工艺与集成电路的不断发展,数字电子系统的集成度越来越高,它在生命周期中发生故障的可能性也随之增大。因此,数字电子系统的容错能力逐渐受到了人们的重视。可重构阵列具有可重复编程、功能灵活、集成度高、开发周期短与研发...
孙川
关键词:可重构硬件自重构内建自测试
文献传递
可重构硬件内建自测试与容错机制研究被引量:20
2011年
传统可重构硬件自测试方法复杂,容错时资源利用率低,且往往需要额外的软件配合处理器来实现。为此,设计了一种具有自测试与自主容错能力的新型可重构硬件结构。对于故障自测试,提出了能在线执行的自主循环测试方法;对于硬件容错,提出了分层自主容错机制:在功能细胞单元内测试到逻辑故障时,先用功能细胞单元内部的空闲基本逻辑单元替代故障基本逻辑单元;当没有空闲基本逻辑单元时,则将整个故障功能细胞单元的功能重配置到距其最近的空闲功能细胞单元中,实现两层容错。以6×6并行乘法器为例,验证了新型可重构阵列能够降低容错时间复杂度并提高冗余资源利用率。
郝国锋王友仁张砦孙川
关键词:可重构硬件内建自测试并行乘法器
面向多媒体信息处理的可重构BOOTH乘法器设计被引量:1
2010年
设计了一种新型可重构BOOTH乘法器。该乘法器在BOOTH编码、部分积生成、部分积压缩和最终加法器的设计中都充分考虑了可重构的需要,能方便快速地实现8位乘法器和16位乘法器之间的切换,便于在同一电路上实现基于字节和字的多媒体信息处理。该乘法器通过VHDL语言编程实现,采用XST综合,并通过Modelsim在XC2V4000上完成布局布线后仿真。试验结果表明:与基于乘法分配律的可重构乘法器相比,该方法具有占用资源少和速度快的优点。
孙川王友仁张砦孔德明
关键词:多媒体信息处理
面向扩频通信的可重构阵列电路研究
2010年
传统的可重构电路主要由细粒度数据处理单元组成,但是其实现的运算功能单一,且布线复杂,限制了可重构SoC电路的通用性和灵活性。针对以上问题,根据通信领域基带信号处理的运算特点,设计了一种新型可重构阵列电路,可作为运算模块嵌入可重构SoC,此阵列由粗粒度数据处理单元构成的细胞互联组成。针对基带信号数据位宽多样的特点,细胞可重构实现多种算子。通过在阵列中每个细胞内部都嵌入独立配置存储器,采用并行数据配置电路的方式,以降低阵列的重构时间开销,实现整个阵列的快速重构。以伪码捕获为例,对设计的电路进行仿真。结果显示,设计的结构布线方法简单、通用性及灵活性强。
祝鸣涛王友仁孙川王澜涛
关键词:信号处理
可重构阵列自主容错方法被引量:5
2010年
设计了一种具有故障自诊断和自修复能力的可重构阵列单元结构.在功能细胞单元内部实现分布式的故障自诊断,在测试到故障后,可以自主地将距故障单元最近的空闲单元进行替换,接着自动取消受故障影响的线网,并在新的布线端点间对这些线网重新布线.以4位并行乘法器为例,实验结果证明了可重构单元阵列的故障自修复能力,并验证其重构时间较短且可靠性较高.
孙川王友仁张砦张宇
关键词:可重构硬件乘法器
共1页<1>
聚类工具0