一种快速全差分CMOS运算放大器 被引量:1 2008年 文章在CSMC 0.5μm/5V硅CMOS工艺模型下,设计了一种用于电表计量芯片的全差分运算放大器。该运放采用两级结构,其中第一级为折叠式共源共栅结构,第二级为PMOS输出缓冲结构。文章采用开关电容技术实现共模反馈以稳定输出共模电压,跟传统方法相比,这将能降低芯片面积及降低功耗。采用HSPICE软件对该电路进行仿真,仿真结果表明在负载电容为2pF情况下,该运算放大器具有开环增益为84.7dB、单位增益带宽达44.8MHz、相位裕度为67°、闭环小信号建立时间为39ns。 林武平 郭良权 李亮 黄召军关键词:全差分 折叠式共源共栅 共模反馈 CMOS 新型高速低功耗动态比较器 被引量:5 2008年 基于预放大锁存理论,提出了一种新型高速低功耗动态比较器。该比较器采用预放大级、动态锁存器及输出缓冲级构成的三级结构,与传统比较器不同,该比较器采用了一种新型动态结构作为输出缓冲级以实现高速低功耗。在CSMC 0.5μm/5 V Si CMOS工艺模型下,采用Hspice对电路进行模拟。结果表明在100 MHz的时钟下,精度可达0.2 mV,功耗仅为1.12 mW。 林武平 郭良权 于宗光 黄召军关键词:动态比较器 正反馈 差分放大器 高速低功耗 一种电荷泵锁相环频率合成器的设计 被引量:2 2009年 基于SMIC的0.25μm工艺设计了一种输出频率范围为0.32~1.6GHz的电荷泵锁相环频率合成器电路.该电路采用了一种快速鉴频鉴相器和含有双交叉耦合结构的环形振荡器,同时根据电荷泵泵电流匹配的原则改进了电荷泵电路.HSIM仿真显示,锁相环频率合成器的锁定时间为1.3μs,功耗为28mW,锁定范围为5~20MHz,最大周对周抖动仅为50ps(0.8GHz). 黄召军 林武平 李亮 张树丹关键词:锁相环频率合成器 电荷泵 共源共栅 抖动