您的位置: 专家智库 > >

马振国

作品数:7 被引量:0H指数:0
供职机构:浙江大学更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 7篇中文专利

领域

  • 4篇自动化与计算...
  • 1篇电子电信

主题

  • 3篇电路
  • 2篇信号
  • 2篇硬件
  • 2篇与门
  • 2篇时钟
  • 2篇数字信号
  • 2篇外挂
  • 2篇逻辑电路
  • 2篇FPGA
  • 1篇硬件加速
  • 1篇源码
  • 1篇杂散
  • 1篇杂散信号
  • 1篇时钟校准
  • 1篇时钟芯片
  • 1篇时钟源
  • 1篇输入端
  • 1篇数据流
  • 1篇锁相
  • 1篇同步时钟

机构

  • 7篇浙江大学

作者

  • 7篇马振国
  • 5篇余锋
  • 3篇张博
  • 2篇李伟军

年份

  • 2篇2024
  • 3篇2023
  • 1篇2017
  • 1篇2016
7 条 记 录,以下是 1-7
排序方式:
一种数字信号杂散检测及校正电路及方法
本发明公开了一种数字信号杂散检测和校正电路及方法。电路包含频域分析模块、杂散检测模块、杂散信号生成模块、相位控制模块、杂散校正模块、输出截位模块。外部采集系统输入的数字信号与频域分析模块输入端和杂散校正模块输入端连接,频...
马振国余锋邢钱舰刘豪杰
一种MATLAB代码自动化部署到嵌入式系统的方法
本发明涉及一种MATLAB代码自动化部署到嵌入式系统的方法,所述嵌入式系统为内嵌ARM处理核的FPGA。在所述的方法中,用户需要按照标准模板以及规则编写一份定义算法链结构的MATLAB代码,通过MATLAB编程来指定数据...
马振国余锋邢钱舰方舟生
多路并行快速傅里叶变换硬件计算架构
本发明公开了一种多路并行快速傅里叶变换硬件计算架构,包含:ADC芯片,用于将模拟信号转换为数字信号;串转并模块,连接至ADC芯片,串转并模块将接收到的数据流转换为P路并行的数据流;P个N点FFT计算核,连接至串转并模块,...
张博马振国余锋邢钱舰褚懿涛
一种近距离的无线同步时钟方法及装置
本发明属于电子电路技术领域,涉及一种近距离的无线同步时钟方法及装置。所述装置由一个信号发射源(简称发射源)和多个接收信号的时钟同步产生模块(简称时钟同步模块)组成,时钟同步模块经过无线校准后可以为分布式设备提供与发射源频...
余锋马振国邢钱舰张博
基于数字锁相器的近距离无线时钟频率同步方法和系统
本发明公开了一种基于数字锁相器的近距离无线时钟频率同步方法和系统,包含:从节点以固定的同步周期T′<Sub>sync</Sub>接收主节点发送的LFM信号;从节点计算出接收信号的精确相位θ<Sub>r</Sub>,并与一...
褚懿涛张博马振国余锋
一种增加FPGA动态配置可选程序数量的电路
本发明公开了一种增加FPGA动态配置可选程序数量的电路,包括FPGA重构电路、第一BPI?FLASH存储器电路、第二BPI?FLASH存储器电路、数字非门逻辑电路及数字或门逻辑电路;本发明在Virtex?7?serial...
马振国刑钱舰李伟军
一种增加FPGA动态配置可选程序数量的电路
本发明公开了一种增加FPGA动态配置可选程序数量的电路,包括FPGA重构电路、第一BPI FLASH存储器电路、第二BPI FLASH存储器电路、数字非门逻辑电路及数字或门逻辑电路;本发明在Virtex 7 serial...
马振国刑钱舰李伟军
文献传递
共1页<1>
聚类工具0