2025年8月17日
星期日
|
欢迎来到鞍山市图书馆•公共文化服务平台
登录
|
注册
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
张柯柯
作品数:
16
被引量:0
H指数:0
供职机构:
浪潮电子信息产业股份有限公司
更多>>
相关领域:
轻工技术与工程
更多>>
合作作者
宗艳艳
浪潮电子信息产业股份有限公司
李鹏翀
浪潮电子信息产业股份有限公司
贡维
浪潮电子信息产业股份有限公司
胡倩倩
浪潮电子信息产业股份有限公司
范晓丽
浪潮电子信息产业股份有限公司
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
16篇
中文专利
领域
1篇
轻工技术与工...
主题
6篇
设计方法
4篇
信号
4篇
焊盘
3篇
高速信号
2篇
低速
2篇
叠层
2篇
短路
2篇
信号传输
2篇
信号反射
2篇
压接连接器
2篇
丝印
2篇
系统架构
2篇
连接器
2篇
毛刺
2篇
架构
2篇
管脚
2篇
仿真
2篇
高速信号传输
2篇
板材
2篇
板框
机构
16篇
浪潮电子信息...
作者
16篇
张柯柯
11篇
宗艳艳
6篇
李鹏翀
2篇
胡倩倩
2篇
贡维
1篇
赵亚民
1篇
王武军
1篇
范晓丽
年份
2篇
2016
1篇
2015
9篇
2014
3篇
2013
1篇
2012
共
16
条 记 录,以下是 1-10
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
一种FPGA链路参数的分析方法
本发明公开了一种FPGA链路参数的分析方法,针对Intel平台和FPGA互联的系统架构,在调试阶段,通过FPGA自带的调试软件做环回测试,从FPGA发包数据,CPU接收到数据后再环回给FPGA,在这整个通道中用于补偿信道...
胡倩倩
张柯柯
文献传递
一种自动查找PCB板叠层中铜箔空隙的设计方法
本发明提供一种自动查找PCB板叠层中铜箔空隙的设计方法,利用CADENCEAXLSKILL语言开发的Skill设计程序,将该程序加载到Allegro软件中,点击菜单中的按钮,根据界面的提示选择需要查找铜箔空隙的叠层,然后...
赵亚民
张柯柯
李鹏翀
文献传递
一种减小信号损耗的压接连接器的设计方法
本发明公开了一种减小信号损耗的压接连接器的设计方法,在压接连接器的技术基础上,地线的管脚采取压接方式,信号线的管脚采用弹片装置。本发明的技术效果在于,通过设置压接连接器的管脚连接方式,消除连接器与PCB板连接时的Via-...
宗艳艳
张柯柯
贡维
文献传递
一种兼容高速和低速布局的验证设计方法
本发明提供一种兼容高速和低速布局的验证设计方法,是把电容的两个焊盘分别和两个电阻的一个相同网络焊盘重叠,在运行低速链路的时候,电容不上件,运行高速链路的时候,电阻不上件,电容两个焊盘由于走线短路,使用工具刀把走线割开,然...
宗艳艳
李鹏翀
张柯柯
文献传递
一种简便测试高速信号损耗的PCB
本实用新型公开了一种简便测试高速信号损耗的PCB,在PCB板上设置有两条信号传输线,两条信号传输线位于PCB板相同的层面,两条信号传输线长度不同,阻抗相同,分别连接于PCB板上设置的测试点。此PCB设计完全适用于15GH...
范晓丽
张柯柯
文献传递
一种抑制导体损耗的叠层设计方法
本发明提供一种抑制导体损耗的叠层设计方法,其特点在于保证一个芯板上的信号层与本芯板自身的平面层距离小于距离相邻半固化片层的距离,保证未经棕化处理的信号表面能够作为信号主要传输平面。本发明的一种抑制导体损耗的叠层设计方法和...
李鹏翀
张柯柯
文献传递
一种避免高速传输线跨分割的FLASH焊盘的安装方法
本发明涉及一种焊盘的安装方法,特别涉及一种避免高速传输线跨分割的FLASH焊盘的安装方法。本发明通过将Flash焊盘的安装方向进行旋转,使其焊盘的开口方向正对传输线,这样焊盘的豁口可以容纳传输线穿过,而不会有跨分割的部分...
宗艳艳
李鹏翀
张柯柯
文献传递
一种抑制板材编织效应的方法
本发明提供一种抑制板材编织效应的方法,步骤如下:首先,把所有器件都按照功能以及结构定位摆进板框中,整理好之后,把板框包括内部所有的器件旋转10度,然后,在这个旋转后的板框中,按照正常角度走线、打孔、调线,等把所有的线都走...
宗艳艳
张柯柯
文献传递
一种优化差分过孔阻抗的方法
本发明提供一种优化差分过孔阻抗的方法,其具体实现过程为:把差分过孔的两个反焊盘连接在一起,做成一个椭圆状,大小可以调整,然后根据仿真情况,对该差分过孔的大小进行调整,反焊盘越大,阻抗越高。该一种优化差分过孔阻抗的方法和现...
宗艳艳
张柯柯
文献传递
一种兼容高速和低速布局的验证设计方法
本发明提供一种兼容高速和低速布局的验证设计方法,是把电容的两个焊盘分别和两个电阻的一个相同网络焊盘重叠,在运行低速链路的时候,电容不上件,运行高速链路的时候,电阻不上件,电容两个焊盘由于走线短路,使用工具刀把走线割开,然...
宗艳艳
李鹏翀
张柯柯
文献传递
全选
清除
导出
共2页
<
1
2
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张