您的位置: 专家智库 > >

朱洪翔

作品数:2 被引量:4H指数:1
供职机构:西北工业大学电子信息学院更多>>
发文基金:教育部“新世纪优秀人才支持计划”国家自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 1篇电路
  • 1篇信号
  • 1篇信号处理
  • 1篇信号处理器
  • 1篇帧内预测
  • 1篇视频
  • 1篇视频编码
  • 1篇视频编码标准
  • 1篇数字信号
  • 1篇数字信号处理
  • 1篇数字信号处理...
  • 1篇搜索
  • 1篇搜索算法
  • 1篇模转换
  • 1篇局部搜索
  • 1篇局部搜索算法
  • 1篇雷达
  • 1篇雷达信号
  • 1篇集成电路
  • 1篇PLANAR

机构

  • 2篇西北工业大学

作者

  • 2篇朱洪翔
  • 1篇宋玉龙
  • 1篇周巍
  • 1篇黄晓东
  • 1篇张仁鹏
  • 1篇郭龙

传媒

  • 1篇计算机工程与...
  • 1篇现代电子技术

年份

  • 1篇2015
  • 1篇2011
2 条 记 录,以下是 1-2
排序方式:
基于DSP离散频率编码雷达信号的实现被引量:1
2011年
离散频率编码序列集合是一种具有良好自相关和互相关性的正交编码波形序列集合,其信号可以提升网状多雷达系统的目标搜索能力、追踪与识别能力。为了设计这种信号,需要求解NP-难的组合优化问题,且考虑到DSP的速度限制和信号产生的实时性要求,采取简单有效的局部搜索算法,并利用TI公司的TMS320F28335和BB公司的DAC7724完成目标算法和波形输出,得到了符合要求的波形。
宋玉龙朱洪翔
关键词:局部搜索算法数字信号处理器
HEVC帧内预测Planar和DC模式的VLSI架构设计与实现被引量:3
2015年
在研究新一代高性能视频编码标准(HEVC)帧内预测中planar和DC模式预测算法的基础上,分别设计了高效VLSI架构,通过状态机的自适应控制和模块的复用来实现速度的提高和面积的减少。针对planar模式,设计了一种基于状态机自适应控制的寄存器累加架构;针对DC模式,设计了一种基于算法的分割处理架构。实验结果表明,所设计的架构在TSMC180 nm的工艺下最高频率为350 MHz,面积合计为68.1 kgate,能够实现对4∶2∶0格式7 680×4 320@30 f/s视频序列的实时编码,最高工作频率可以达到23.4 MHz。
周巍黄晓东朱洪翔郭龙张仁鹏
关键词:帧内预测
共1页<1>
聚类工具0