赵建中 作品数:61 被引量:26 H指数:3 供职机构: 中国科学院微电子研究所 更多>> 发文基金: 国家高技术研究发展计划 国家科技重大专项 国家自然科学基金 更多>> 相关领域: 电子电信 自动化与计算机技术 文化科学 电气工程 更多>>
一种高速串化电路 本发明公开了一种高速串化电路,包括动态单沿寄存器、动态双沿寄存器以及第一CMOS反相器;所述动态单沿寄存器用于在时钟控制信号的第m个时钟低电平到来时接收第一数据信号,并在所述第m个时钟低电平之后的第一个时钟高电平到来时输... 白旭 赵建中 周玉梅基于电容充放电结构的串行PWM信号解码电路及方法 本发明提供了一种基于电容充放电结构的串行PWM信号解码电路,包括:时序逻辑产生电路,输入端接收PWM差分信号,并产生时序逻辑信号;至少两个电容充放电解码模块,输入端分别与时序逻辑产生电路的输出端连接,根据时序逻辑信号进行... 李智 赵建中 周玉梅 辛卫华一种频率与温度无关的片内RC振荡器设计 2023年 文章基于SMIC 0.18μm互补金属氧化物半导体(complementary metal oxide semiconductor,CMOS)工艺,设计了一种频率与温度无关的片内电流模RC振荡器,该振荡器采用1.8 V电源供电,输出频率为100 MHz,振荡器主要由温度补偿电流源、开关电容充放电回路、反相器比较延时单元以及时钟输出单元组成。通过Cadence Spectre仿真验证表明:在-40~125℃范围内,TT工艺角条件下,振荡器的输出频率范围为100.06~100.16 MHz,频率随温度变化为0.10%,用温度系数表示为6.06×10^(-6)℃^(-1);SS工艺角条件下,振荡器的输出频率范围为99.90~100.23 MHz,频率随温度变化为0.33%,用温度系数表示为20.00×10^(-6)℃^(-1);FF工艺角条件下,振荡器的输出频率范围为99.96~100.07 MHz,频率随温度变化为0.11%,用温度系数表示为6.67×10^(-6)℃^(-1)。 赵宝财 赵宏亮 赵建中关键词:RC振荡器 温度补偿 温度系数 电流模 基于微调和斩波调制的多路低输出带隙基准源 被引量:2 2022年 采用SMIC 40 nm CMOS工艺,设计了一款多路低输出电压的带隙基准源。运用斩波调制和滤波器,有效地消除了运算放大器的失调电压带来的影响,并采用微调技术,提高了带隙基准源的精度。使用Cadence Spectre工具对其进行仿真,结果表明,在输出电压为400 mV的同时可以得到250 mV、200 mV、150 mV、115 mV、100 mV、75 mV和50 mV 7个输出基准电压;常温下的低频电源抑制比达到了76.3 dB,带隙基准的供电电压范围为1.2~3.6 V,当电源电压为2.5 V、斩波频率为2 MHz时,输出电压在温度为-40~125℃范围内的温度系数为10.45 ppm,当给运算放大器加入±2%的误差时,斩波调制使输出电压的相对精度提高了88倍,微调技术使其提高了5倍。 赵婵君 赵宏亮 赵建中关键词:斩波调制 滤波器 失调电压 基于锁相环的带宽调整方法、装置及系统 本发明提供一种基于锁相环的带宽调整方法、装置及系统。所述方法包括:S101:加载增益参数至滤波器;S102:监测滤波器中积分路径输出的码值;S103:确定监测的码值中的最大码值和最小码值;S104:根据最大码值和最小码值... 王佳瑞 赵建中 周玉梅文献传递 一种带有共模反馈的低电压差分信号驱动器 本发明公开了一种带有共模反馈的低电压差分信号驱动器,该驱动器包括共模反馈电路(10)和驱动电路(20),其中:共模反馈电路(10),用于稳定所输出的低压差分信号的共模电压;驱动电路(20),用于产生低压差分信号。本发明提... 赵建中 赵撼坤 谢振博 刘海南 黑勇 周玉梅文献传递 适用于64位总线位宽的CRC校验电路及校验方法 一种适用于64位总线位宽的CRC校验电路及校验方法,可以针对16位、32位、48位和64位几种对齐格式的事务包数据,仅通过16位和64位两种并行CRC校验器,加延迟判断和按位取反等效逻辑的结构,来实现消减CRC-16校验... 赵建中 汪波 任雪倩 周玉梅文献传递 面向USB PD3.0协议的新型BMC解码电路设计 被引量:2 2021年 针对USB PD3.0(Universal Serial Bus Power Delivery)协议中的传统BMC(Biphase Mark Coding)解码所存在的功耗高、面积大、抗干扰性差等缺点,提出了具有自动校正功能的低功耗、面积小、鲁棒性强的新型解码系统。该系统充分利用了FIR(Finite Impulse Response)滤波算法和滑动平均滤波算法的优点,使之更好地服务于该解码系统,此外,该系统还增加了信号监控功能。为验证该系统的可靠性,在Synopsys公司的DC开发平台下,采用Verilog语言描述该系统电路并进行仿真验证。实验结果表明,在同等情况下,该系统与传统解码电路相比,鲁棒性明显增强,同时面积降低了2.19%,功耗降低了2.06%,充分体现低功耗、面积小、抗干扰能力强等优点。该系统为提高USB PD快速充电芯片设计的可靠性、实用性奠定了理论基础,并且提高了USB PD3.0的充电效率。 方侃飞 蔺智挺 赵建中 李智 毕立强关键词:校正电路 功耗 一种低压差分信号发送器输出级驱动电路 本发明公开了一种低压差分信号发送器输出级驱动电路,该电路包括主开关管和次开关管两路开关管,其中主开关管结构是信号稳定时的电流通路;次级开关管是信号翻转时的电流主要通路。本发明通过采用主次两路开关管控制驱动电流的输出,次开... 赵建中 蒋见花 黑勇 周玉梅文献传递 0.0013mm^2自动频率校正算法电路的设计及应用 2016年 在高速串行接口PCIE2.0的设计中,为了保证数据传输的正确性,数据串行传输的工作时钟需要在很短的时间内完成锁定。为了减小锁相环的锁定时间,提高时钟稳定性,在传统的顺序搜索自动频率校正算法电路的基础上,提出了一种新的二进制搜索算法校正电路,并且应用于5 GHz的锁相环中,最大校正时间为22.5μs。锁相环在SMIC 55 nm CMOS工艺下流片,SS工艺角下,AFC电路的面积为0.001 3 mm2。经测试,锁相环能够快速锁定,性能良好。 汪波 胡锦 张锋 赵建中关键词:二进制搜索