您的位置: 专家智库 > >

安德鲁·甲库伯

作品数:6 被引量:0H指数:0
供职机构:华为技术有限公司更多>>
相关领域:电子电信更多>>

文献类型

  • 6篇中文专利

领域

  • 2篇电子电信

主题

  • 4篇压控
  • 4篇压控振荡器
  • 4篇振荡器
  • 4篇时钟
  • 4篇锁相
  • 4篇锁相环
  • 2篇带宽
  • 2篇电路
  • 2篇调谐
  • 2篇调谐电压
  • 2篇信号
  • 2篇杂散
  • 2篇杂散抑制
  • 2篇时钟抖动
  • 2篇时钟周期
  • 2篇数字电路
  • 2篇数字控制
  • 2篇数字控制器
  • 2篇校验系统
  • 2篇控制器

机构

  • 6篇华为技术有限...

作者

  • 6篇安德鲁·甲库...
  • 4篇李冰新
  • 4篇安德鲁·埃莫...
  • 4篇克里斯蒂·古
  • 4篇欧拉·皮特森

年份

  • 1篇2017
  • 1篇2015
  • 2篇2014
  • 1篇2013
  • 1篇2011
6 条 记 录,以下是 1-6
排序方式:
用于校验锁相环中的输出频率的系统和方法
一种用于锁相环PLL的数字校验系统DCS,其中,PLL包括:用于响应参考信号和反馈信号并发送调节电压的PLL控制器、和用于响应调节电压并将反馈信号作为输出信号发送的压控振荡器VCO;所述调节电压用于确定是否需要增加或降低...
安德鲁·甲库伯克里斯蒂·古安德鲁·埃莫瑞科欧拉·皮特森李冰新
文献传递
用于校验锁相环中的输出频率的系统和方法
一种用于锁相环PLL的数字校验系统DCS,其中,PLL包括:用于响应参考信号和反馈信号并发送调节电压的PLL控制器、和用于响应调节电压并将反馈信号作为输出信号发送的压控振荡器VCO;所述调节电压用于确定是否需要增加或降低...
安德鲁·甲库伯克里斯蒂·古安德鲁·埃莫瑞科欧拉·皮特森李冰新
锁相环中的杂散抑制
一种用于减小锁相环中的杂散影响的装置和方法,所述锁相环具有一个Σ‑Δ调制器和多个数字电路。所述装置包含时钟抖动电路,所述时钟抖动电路耦合到所述Σ‑Δ调制器和所述数字电路这些器件中的每一者。每个时钟抖动电路经配置以使相应第...
安德鲁·甲库伯
文献传递
确定锁相环PLL带宽特性的方法、装置和系统
一种用于确定最接近PLL(Phase Locked Loop,锁相环)环路带宽特性的方法和装置,包括受调谐电压控制的压控振荡器VCO(53)。本发明实施例中,将调谐电压分别与低阈值电压和高阈值电压进行比较,并通过调整分频...
克里斯蒂·古安德鲁·甲库伯欧拉·皮特森安德鲁·埃莫瑞科李冰新
文献传递
锁相环中的杂散抑制
一种用于减小锁相环中的杂散影响的装置和方法,所述锁相环具有一个Σ-Δ调制器和多个数字电路。所述装置包含时钟抖动电路,所述时钟抖动电路耦合到所述Σ-Δ调制器和所述数字电路这些器件中的每一者。每个时钟抖动电路经配置以使相应第...
安德鲁·甲库伯
文献传递
确定锁相环PLL带宽特性的方法、装置和系统
一种用于确定最接近PLL(Phase Locked Loop,锁相环)环路带宽特性的方法和装置,包括受调谐电压控制的压控振荡器VCO(53)。本发明实施例中,将调谐电压分别与低阈值电压和高阈值电压进行比较,并通过调整分频...
克里斯蒂·古安德鲁·甲库伯欧拉·皮特森安德鲁·埃莫瑞科李冰新
共1页<1>
聚类工具0