刘章发 作品数:20 被引量:41 H指数:4 供职机构: 北京交通大学电子信息工程学院全光网络与现代通信网教育部重点实验室 更多>> 相关领域: 电子电信 自动化与计算机技术 电气工程 更多>>
0.18μm CMOS带隙基准电压源的设计 被引量:2 2011年 基准电压源可广泛应用于A/D、D/A转换器、随机动态存储器、闪存以及系统集成芯片中。使用0.18μm CMOS工艺设计了具有高稳定度、低温漂、低输出电压为0.6 V的CMOS基准电压源。 陈双文 刘章发关键词:带隙基准 CMOS 温度系数 面向GPS、北斗和TD-LTE-A的多模可重构低噪声放大器设计 被引量:3 2014年 基于SMIC 0.18μm工艺设计了一个面向GPS、北斗和TD_LTE_A的多模可重构低噪声放大器(LNA),该电路可工作在2.6 GHz、1.575 GHz和1.207 GHz 3个波段.仿真结果表明,在3个频段内增益S21最大,分别能达到19.1 dB、19.5 dB和20.7 dB,噪声系数NF分别为4.5 dB、3.5 dB和3.1 dB,三阶输入交调失真分别为-8.2 dBm、-8.7 dBm和-9.6 dBm.在1.8 V的供电电压下,电路功耗不超过15 mW,在上述3个频段内稳定性均满足要求. 刘章发 陈杰关键词:射频前端 多频段 低噪声放大器 1.8GHz CMOS高效率E类功率放大器 被引量:5 2007年 电子产品的低功耗设计已成为研究的热点,低功耗、高效率功率放大器已成为降低系统功耗的关键所在。E类功率放大器是一种开关模式的功率放大器,理论上可以达到100%的漏极效率,具有广泛的应用前景。论述了用标准CMOS工艺实现高效率E类功率放大器所面临的诸多挑战以及一些相应的解决措施,并以0.18μm CMOS工艺设计了包含驱动级的两级结构的E类功率放大器。Spectre仿真结果表明,所设计的功率放大器在+25.5 dBm的输出功率时,具有52.8%的功率附加效率。 杜春山 陈常勇 刘章发关键词:E类功率放大器 开关功率放大器 一种通用的CMOS单管脚振荡器 2007年 本文所描述的设计实现了基于0.18-μm CMOS工艺的单端振荡器.由于应用了本文中介绍的电路结构并且其片内集成了15pF用CMOS栅电容实现的电容(包括负载电容),芯片的面积非常小.这种电路可以工作在电源电压1.6-3.6V的电路中,要求的晶体振荡器的频率范围为3-30MHz.电路在27MHz,3.3V的振荡频率下电流功耗为900μA,产生轨到轨的方波输出,拥有与普通皮尔兹振荡器类似的应用灵活和简易的特点,在电路应用要求不十分严格的情况下,设计可以产生满足VLSI芯片数字时钟要求的非常好的波形. 姜明方 刘章发 苗莹关键词:石英晶体 CMOS实现 振荡频率 基于Linux的视频采集系统的研究 被引量:4 2006年 Linux操作系统由于其开源性,精简而高效的内核,丰富的网络性能以及对多种处理器结构的支持,使其在嵌入式领域得到了广泛的应用。利用Linux操作系统实现网络视频监控、可视电话和视频会议等应用已经成为可能,而实时获得视频数据是实现这些应用的必要前提。文章对Linux下的视频采集技术进行了详细的分析,介绍了Video4Linux编程接口的使用方法,并以使用USB摄像头采集图像为例,给出了Linux下视频采集的主要流程以及核心代码。 胡晓霞 陈俊 刘章发关键词:LINUX VIDEO4LINUX 视频采集 USB 适用于GSM900/GPS系统的双频段低噪声放大器设计 被引量:2 2011年 基于SMIC 0.18μm CMOS工艺,设计了一个适用于GSM900和GPS系统的并行式双频段低噪声放大器。电路采用1.8V电源供电,考虑到两级之间的匹配特性,运用了级间电感技术。介绍了输入、输出匹配电路的具体设计方法。运用Cadence中的SpectreRF软件进行仿真,结果表明,增益特性S21在两个频段均大于10dB,输入匹配特性S11和输出匹配特性S22均小于-13dB,输入3阶交调失真均大于2dBm。 张倩倩 刘章发关键词:低噪声放大器 匹配网络 10.4~28 GHz的超宽带6位数字衰减器设计 2024年 基于中芯国际40 nm CMOS工艺设计并实现了一种超宽带6位数字衰减器,其工作频率为10.4~28 GHz。该衰减器采用内嵌式开关型结构,6位衰减单元的设计采用T型、桥T型和π型三种拓扑结构。该6位衰减器可以实现0.5 dB的衰减步进,31.5 dB的动态衰减范围。采用大衰减量幅度补偿电路和高匹配特性的衰减位级联结构,衰减器在10.4~28 GHz的频段范围内具有平坦的64态衰减量,衰减器的整体前仿真插入损耗为1.73~2.08 dB,后仿真插入损耗为4.32~6.31 dB,64态的输入输出回波损耗均小于-10 dB。 郝欧亚 刘章发关键词:衰减器 CMOS工艺 超宽带 插入损耗 CMOS自适应偏置电路 本发明公开了一种应用于多级射频集成功率放大器中的CMOS自适应偏置电路,电路中第一电容将检测到的前一级输出交流功率信号耦合进来,第二电阻和第二电容构成低通滤波器1。前半部分起功率检测作用:随着检测信号强度增加,耦合进来的... 杜春山 刘章发文献传递 基于Parallel_CORDIC的高精度高速度直接数字频率合成器的FPGA实现 被引量:13 2014年 本文提出了一种直接数字频率合成器(DDFS)的设计,以Parallel_CORDIC(COrdinate Rotation Digital Computer)算法模块替代传统的查找表方式,实现了相位与幅度的一一对应,输出相位完全正交的正余弦波形;同时应用旋转角度预测及4:2的进位保存加法器(CSA)技术,将速度比传统CORDIC算法提高41.7%,精度提高到10-4.最后以Xilinx的FPGA硬件实现整个设计. 祁艳杰 刘章发关键词:PARALLEL CORDIC 一种高精度CMOS带隙基准源的设计 被引量:1 2007年 分析了传统CMOS带隙基准源电路中三极管VBE电流随温度变化的二阶非线性效应,提出了一种对PTAT二阶温度进行补偿的方法,并在此基础上设计了一个高精度的带隙基准源电路。该电路采用SMIC 0.18μm CMOS工艺实现,具有良好的温度系数和电源抑制比。Cadence Spectre仿真结果表明,该电路在-40~140℃的温度系数为7.7×10^-6/℃,低频时的电源抑制比可达-76dB,基准源电路的供电电压范围为2~4.5V。 路宁 刘章发 尉理哲关键词:带隙基准源 曲率补偿 PTAT PSRR 温度系数