您的位置: 专家智库 > >

阮伟华

作品数:6 被引量:5H指数:1
供职机构:南京工业职业技术学院电气与电子工程学院更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 6篇中文期刊文章

领域

  • 4篇电子电信
  • 2篇自动化与计算...

主题

  • 2篇直接数字频率
  • 2篇直接数字频率...
  • 2篇直接数字频率...
  • 2篇数字频率合成
  • 2篇数字频率合成...
  • 2篇频率合成器
  • 2篇合成器
  • 2篇AD9850
  • 2篇CPLD/F...
  • 2篇DDS
  • 1篇优化设计
  • 1篇运算放大器
  • 1篇数字钟
  • 1篇启用
  • 1篇网络
  • 1篇小数分频
  • 1篇小数分频器
  • 1篇灵敏度
  • 1篇敏度
  • 1篇开关型

机构

  • 6篇南京工业职业...

作者

  • 6篇阮伟华

传媒

  • 4篇南京工业职业...
  • 1篇国外电子元器...
  • 1篇传感器与微系...

年份

  • 2篇2010
  • 2篇2007
  • 1篇2005
  • 1篇2004
6 条 记 录,以下是 1-6
排序方式:
含有运算放大器网络的分析方法被引量:1
2004年
介绍了含有运算放大器网络的两种分析方法———节点法和约束网络法,着重讨论了各种方法的基本原理、应用方法和特点,并且进行了举例说明。
阮伟华
关键词:运算放大器
基于CPLD多功能数字钟的优化设计
2010年
针对CPLD设计优化的问题,研究了如何在系统级及模块级对电路进行优化。通过系统级采用精简输入输出电路结构和模块级采用资源共享,逻辑优化等方法在CPLD芯片EPM7128SLC84-15上实现一个带有清零和校时的数字钟。综合之后,使用了112个LC,占总资源的87%,硬件电路运行稳定准确。
阮伟华
关键词:CPLD数字钟LC
基于AD9850的倍频器设计
2007年
介绍基于直接数字频率合成器(DDS)AD9850的倍频器设计,倍频倍数N可以在限定范围内自行设置。系统主要模块CPLD/FPGA、DDS(AD9850)和单片机(80C51)之间可以并行通信,具有编程控制简便、接口简单、成本低、易于实现系统小型化等优点。在定时、算法精确的前提下,倍频后的波形平均精度达到10-3。
阮伟华
关键词:CPLD/FPGA倍频器AD9850
基于DDS的小数分频器的设计
2007年
基于直接数字频率合成器DDS芯片AD9850的小数分频器设计,分频系数N是可以在限定范围内自行设置的任一小数,提出了三种不同计算输入时钟频率值的方法,并给出AD9850并行连接的源代码及实现小数分频器的基本结构框图,并对三个主要模块CPLD/FPGA、DDS(AD9850)和单片机(80C51)之间的连接加以详细的说明。
阮伟华
关键词:CPLD/FPGA小数分频器AD9850
HP-UX平台上GCC的安装与启用被引量:1
2005年
针对系统盘不带GNU工具的HP UX工作站,提供了一种在HP UX工作站上安装从网上下载的一种已预编译成二进制代码的GCC软件包的方法,并且提供了测试、启用和删除已成功安装在此操作系统中的GCC软件包的方法。
阮伟华
关键词:GCCGNUGZIP
一种高灵敏度的开关型CMOS霍尔磁场传感器被引量:3
2010年
介绍了一种基于CSMC 0.5μm CMOS工艺设计的高灵敏度集成开关型霍尔传感器。该传感器包括一个十字型霍尔器件和一个采用动态失调相消技术的信号调理电路。通过优化霍尔器件的结构和采用一种新型的信号调理电路,使霍尔传感器得到很高的灵敏度。TCAD器件仿真和Cadence电路仿真表明:在3 V的工作电压下,该传感器能检测最小2mT的磁场,输出标准的数字信号,并能消除霍尔器件内部高达6mV以上的失调电压。
阮伟华
关键词:高灵敏度霍尔传感器
共1页<1>
聚类工具0