您的位置: 专家智库 > >

戴力

作品数:6 被引量:13H指数:2
供职机构:西安电子科技大学微电子学院更多>>
发文基金:中央级公益性科研院所基本科研业务费专项国家科技重大专项中央高校基本科研业务费专项资金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 4篇期刊文章
  • 2篇学位论文

领域

  • 4篇电子电信
  • 2篇自动化与计算...

主题

  • 3篇电路
  • 2篇电流模
  • 2篇CMOS
  • 1篇带隙基准
  • 1篇带隙基准电路
  • 1篇低功耗
  • 1篇电流模式
  • 1篇电路研究
  • 1篇动态规划
  • 1篇亚阈值
  • 1篇氧化物半导体
  • 1篇硬件
  • 1篇硬件设计
  • 1篇容错控制
  • 1篇上网
  • 1篇射频识别
  • 1篇实时操作系统
  • 1篇片上网络
  • 1篇嵌入式
  • 1篇嵌入式系统

机构

  • 6篇西安电子科技...

作者

  • 6篇戴力
  • 4篇庄奕琪
  • 4篇景鑫
  • 3篇汤华莲
  • 2篇杜永乾
  • 1篇李小明
  • 1篇李振荣

传媒

  • 2篇西安电子科技...
  • 1篇华中科技大学...
  • 1篇西安交通大学...

年份

  • 2篇2013
  • 3篇2012
  • 1篇2006
6 条 记 录,以下是 1-6
排序方式:
嵌入式通用家电智能卡板的设计与网络控制研究
作为一种专用的计算机系统,嵌入式系统已经广泛应用于国防、工业、交通、能源、信息技术以及日常生活的各个领域,并发挥着极其重要的作用。嵌入式系统的研究与开发已经成为现代电子设计领域的重要研究方向之一。随着Intemet的发展...
戴力
关键词:嵌入式系统ARM处理器实时操作系统硬件设计
文献传递
一种新型无源UHFRFID带隙基准电路被引量:8
2013年
设计了一种适用于无源超高频射频识别芯片的电流模带隙基准电路,其中负温度系数电流利用BJT管的基射极电压的负温度特性产生,正温度系数电流利用偏置在亚阈值区的MOS器件其漏源电流与栅源电压呈指数关系的特性产生.该基准电路采用TSMC 0.18μm工艺库仿真并投片验证,基准电压的绝对值偏差最大不超过1.75%.测试结果表明,该电路功耗仅为0.65μW,最低工作电压为0.829V,温度系数为±63×10-6/℃,芯片有效面积为0.04mm2.该基准电路已成功应用于一款无源超高频射频识别芯片中,其读取灵敏度为-16dBm.
杜永乾庄奕琪李小明景鑫戴力
关键词:超高频射频识别低功耗亚阈值带隙基准
一种新型高性能CMOS电流模式的动态规划电路被引量:2
2012年
为了提高片上网络中最优化计算的动态规划电路的速度和精确度,提出了一种CMOS电流模式的winner-take-all/loser-take-all(WTA/LTA)电路.该电路设计了一个可再生结构放大输入电流的差距并加速比较,从而提高了电流比较的解析度和速度;使用了输出选择的方式来减小电流镜引起的失配误差,从而改善了输出电流的精确度.采用TSMC 180nm工艺技术和1.3V工作电压的仿真实验表明,所提出的WTA/LTA电路可以达到1nA的解析度和99.5%的精确度,同时具有高速、低功耗特性.使用该电路作为基本计算单元的八节点动态规划电路,在相同仿真条件下与未改进的动态规划电路相比,计算延迟减小约60%,同时精确度提高约80%.
戴力庄奕琪景鑫杜永乾汤华莲李振荣
关键词:CMOS电路电流模式动态规划
采用改进自举开关的12 bit 40 MS/s流水线ADC被引量:1
2013年
设计了一种用于分时长期演进(TD-LTE)系统基带信号处理的12bit40MS/s无校准的流水线模数转换器(ADC).在采样保持前端设计了一种改进的栅压自举开关,有效减少了电路的非线性失真,提高了开关的线性度.设计的ADC采用全2.5bit/级架构,利用级电路缩减技术满足面积与功耗要求.芯片基于130nmCMOS(互补金属氧化物半导体)工艺流片验证,电源电压1.2V.实测整个ADC,最大INL(积分非线性)和DNL(微分非线性)误差分别为1.48LSB(最低有效位)和0.48LSB.动态特性测试结果表明:在40MS/s采样频率、-1dBFS(满度相对电平)、4.3MHz正弦输入下,设计的模数转换器信噪失真比(SNDR)达到63.55dB,无杂散动态范围(SFDR)达到76.37dB.整个ADC在40MS/s全速工作时功耗48mW,芯片面积(包含Pad)为3.1mm×1.4mm.
景鑫庄奕琪汤华莲戴力
关键词:自举开关采样保持
片上网络监测系统的关键电路研究
随着CMOS工艺向着深亚微米和纳米级发展,器件和连线的尺寸越来越小,电源电压不断降低,同时操作频率不断提高,这些都大大提高了发生错误的可能性。片上网络技术实现了多个处理器核和各种功能模块的集成。随着工艺的发展,片上通信也...
戴力
关键词:片上网络容错控制
一种高性能CMOS电流模Winner-take-all电路被引量:2
2012年
提出了一种新颖的CMOS电流模Winner-take-all(WTA)电路.该电路利用可再生比较器提高了电路的解析度和速度,没有使用电流镜,而是利用整流电路输出电流,从而改善了电路的精确度,不同于传统的树型WTA电路.还提出了一种新的并行N输入WTA结构.在TSMC 0.18μm CMOS工艺下设计了一个8输入WTA电路,并与已有的WTA电路进行了比较.仿真结果表明,该电路可以达到1nA的解析度和99.99%的精确度,同时面积小,功耗低,非常适合于各种嵌入式智能应用.
戴力庄奕琪景鑫汤华莲
关键词:CMOS电流模
共1页<1>
聚类工具0