张玲
- 作品数:12 被引量:16H指数:2
- 供职机构:中国电子科技集团第五十八研究所更多>>
- 发文基金:江苏省“333工程”科研项目国家自然科学基金国防科技重点实验室基金更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- 一种用于多通道ADC的增益失配误差校准电路
- 本发明提供了一种用于多通道ADC的增益失配误差校准电路,属于集成电路技术领域。所述用于多通道ADC的增益失配误差校准电路包括基准电压产生电路、基准电压远程驱动电路、M个基准电压调整电路、M通道的N位模数转换器、M个N位输...
- 于宗光陈珍海占林松魏敬和薛颜张玲桂江华张荣
- 文献传递
- 人工神经形态器件发展现状与展望被引量:6
- 2021年
- 随着信息化时代的发展,大数据、物联网、云计算、5G通信、人工智能等技术的应用对计算速度和计算能效提出了更高的要求。传统的冯·诺依曼计算架构因存算分离引发“存储墙”和“功耗墙”问题而不再满足智能大数据应用场景快、准、智的响应需求。综述了人工神经形态器件与电路的国内外发展概况,主要包括两种技术路线,一种是基于传统成熟CMOS技术的SRAM或DRAM构建,其原型器件在信息存储方面属于易失型;另一种是基于非易失性Flash器件或新型存储器件、新材料构建。最后,对人工神经形态器件的未来发展进行了总结与展望。
- 张玲刘国柱于宗光
- 关键词:突触神经元人工智能
- ULSI后端设计低功耗技术研究被引量:1
- 2014年
- 提出一种新的ULSI后端设计低功耗流程,重点分析了版图压焊点位置摆放、宏单元位置规划、电源网络布局及物理综合功率优化设计等四项关键技术。采用SMIC 0.18μm 1P6M自对准硅化物CMOS工艺,设计了一种新型雷达SoC芯片,电路版图尺寸为7.825mm×7.820mm,规模为200万门,工作频率为100MHz。实验结果表明,采用低功耗物理设计技术后,芯片功耗降低12.77%,满足350mW功耗的设计要求。该电路已通过用户的应用验证,满足系统小型化和低功耗需求。
- 杨兵张玲魏敬和于宗光
- 关键词:低功耗技术后端设计SOCCMOS
- 基于快速MVR-CORDIC算法的格型IIR滤波器
- 2007年
- 文章提出一种基于MVR-CORDIC算法的格型IIR滤波器结构。采用MVR-CORDIC算法来改进格型IIR滤波器结构中的Givens旋转模块,使改进的滤波器在SQNR性能不变的情况下,比采用常规CORDIC算法的格型IIR滤波器节省约70%的面积,速度提高60%左右,改进后的格型IIR滤波器更适合于高速实时信号处理领域。
- 侯卫华张玲刘明峰于宗光
- 关键词:IIR滤波器
- 一种基于SOI的抗单粒子效应锁相环设计
- 2014年
- 基于0.5μm SOI工艺,设计了一种具有抗单粒子效应的锁相环。重点对压控振荡器进行抗辐照加固,采用电流源放大器实现。与普通结构相比,提高了锁相环在辐照环境下的稳定性。该锁相环最高输出频率达到80MHz,动态电流为12.23mA,抗单粒子效应能力大于37 MeV·cm2/mg。
- 张筱颖张玲周理想于宗光
- 关键词:绝缘体上硅锁相环单粒子效应抗辐照压控振荡器
- 一种用于多通道ADC的增益失配误差校准电路
- 本发明提供了一种用于多通道ADC的增益失配误差校准电路,属于集成电路技术领域。所述用于多通道ADC的增益失配误差校准电路包括基准电压产生电路、基准电压远程驱动电路、M个基准电压调整电路、M通道的N位模数转换器、M个N位输...
- 于宗光陈珍海占林松魏敬和薛颜张玲桂江华张荣
- 文献传递
- 基于AMBA总线的3DES算法IP核的设计与实现被引量:1
- 2015年
- 基于AMBA2.0总线,设计并实现了一种使用3DES加密算法的IP核。该设计通过了行为级功能仿真和综合后的时序仿真,成功运用于一款32位浮点DSP芯片中,并且用TSMC 65 nm CMOS工艺实现。目前该IP核已经投入使用,在500 MHz的工作频率下,3DES加/解密速率达到615 Mbps,可以满足大部份系统数据处理的需求。
- 王澧张玲屈凌翔
- 关键词:IP核AMBA总线
- 一种PCIe总线MAC模块的设计与验证
- 2015年
- 根据PCI Express 2.0协议,介绍了PCI Express总线的基本概念,并着重对物理层的基本功能以及内部构成进行了详细说明。在此基础上,采用自顶向下的设计方法,完成了物理层中关键的MAC子层部分的电路设计。另外还搭建了一套验证平台,可自动生成数据包并进行比对,完成了模块的功能验证。最后使用FPGA进行验证,PCIe接口可以正常工作,设计达到了预期的目标。目前用户时钟已稳定工作在250 MHz,可以满足大部分系统数据处理的需求。
- 王澧王蕾张玲
- 关键词:MACFPGA
- 一种多数据同步互斥管理机制的实现
- 2021年
- 不同数据间同步互斥是影响多核处理器核间通信的重要因素。为提高不同数据节点间的通信效率,降低通信延迟,并减少数据传输的丢包现象,结合自适应随机早期检测(ARED)算法和二进制指数退避(BEB)算法,提出一种软硬件结合的同步互斥管理分配方式。通过Matlab建模分析两种算法的可行性,并移植到ZYNQ7000开发平台中进行仿真测试。测试结果表明,该通信机制具有较低的丢包率和延迟时间,提高了整体传输效率,降低了通信过程延迟等待时间。
- 林康张玲于宗光陈振娇薛海卫
- 关键词:丢包率
- 百万门系统级芯片的时钟树设计被引量:5
- 2014年
- 层次化设计是片上集成芯片开发采用的主流方法,它是一种自底向上的流程。但层次化设计也带来了时钟树设计难以掌握的问题。针对一款复杂So C系统芯片时钟树设计,详细分析了层次化时钟树综合需要解决的关键点,并提出有效的解决方案。实验表明该方案可以迅速实现时钟树收敛,提高设计效率。
- 张玲王澧
- 关键词:SOC时钟树综合层次化信号完整性