您的位置: 专家智库 > >

郭宇峰

作品数:14 被引量:9H指数:2
供职机构:南京邮电大学更多>>
发文基金:国家教育部博士点基金国家自然科学基金国家高技术研究发展计划更多>>
相关领域:电子电信自然科学总论自动化与计算机技术更多>>

文献类型

  • 10篇专利
  • 4篇期刊文章

领域

  • 4篇电子电信
  • 1篇自动化与计算...
  • 1篇自然科学总论

主题

  • 4篇电路
  • 4篇自举
  • 3篇振荡器
  • 3篇时钟
  • 3篇转换器
  • 2篇单调性
  • 2篇电容
  • 2篇电容开关
  • 2篇电源电压
  • 2篇信号
  • 2篇信号输入
  • 2篇噪声
  • 2篇噪声性能
  • 2篇直流
  • 2篇时钟与数据恢...
  • 2篇输出摆幅
  • 2篇输入信号
  • 2篇数控衰减器
  • 2篇数控振荡器
  • 2篇衰减器

机构

  • 13篇南京邮电大学
  • 4篇东南大学

作者

  • 14篇郭宇峰
  • 7篇蔡志匡
  • 6篇张长春
  • 5篇张翼
  • 5篇肖建
  • 4篇王子轩
  • 4篇王志功
  • 4篇胡善文
  • 3篇杨磊
  • 2篇施思
  • 2篇黄继伟
  • 2篇李卫
  • 2篇周波
  • 2篇吉新村
  • 2篇夏晓娟
  • 2篇方玉明
  • 1篇潘海仙
  • 1篇唐路
  • 1篇陈静
  • 1篇李曼

传媒

  • 1篇高技术通讯
  • 1篇电路与系统学...
  • 1篇微电子学
  • 1篇Journa...

年份

  • 2篇2022
  • 3篇2021
  • 1篇2019
  • 1篇2018
  • 2篇2017
  • 1篇2016
  • 3篇2012
  • 1篇2011
14 条 记 录,以下是 1-10
排序方式:
A 5-Gbit/s monolithically-integrated low-power clock recovery circuit in 0.18-μm CMOS
2011年
In order to make a 10 Gbit/s 2:1 half-rate multiplexer operate without external clocks, a 5 Gbit/s clock recovery (CR) circuit is needed to extract the desired clock from one input data. For the CR circuit, a 3-stage ring voltage-controlled oscillator (VCO) is employed to avoid an unreliable startup of a 2-stage VCO and a low oscillation frequency of a 4-stage VCO. A phase frequency detector (PFD) is used to expand the pull-in range to meet the wide tuning range of a VCO required by process-voltage-temperature (PVT) variation. SMIC 0. 18-μm CMOS technology is adopted and the core area is 170 μm ×270 μm. Measurements show that, under a 1.8 V supply voltage, it consumes only about 90 mW, and has an input sensitivity of less than 25 mV, an output single-ended swing of above 300 mV, a phase noise of - 114 dBc/Hz at 1 MHz offset and a pull-in range of 1 GHz.
张长春王志功施思潘海仙郭宇峰黄继伟
一种基于单调性电容开关的模数转换器
本发明公开了一种基于单调性电容开关的模数转换器,包括含有非交叠时钟、自举开关、比较器、内部时钟产生单元、DAC控制逻辑单元、异步延时逻辑单元、DAC电容阵列;本发明采用单一性电容开关结构,电容阵列采用分段电容,比较器中加...
李卫杨文吒郭宇峰方玉明张长春
文献传递
一种高精度的流水线ADC及前端校准方法
本发明公开了一种高精度流水线ADC及前端校准方法,通过外界信号源输给流水线ADC一个差模直流输入信号V<Sub>in1</Sub>,存储此时流水线ADC的总数字输出编码D<Sub>out1</Sub>,再将流水线ADC的...
夏洪亮张翼胡鸿飞刘依桦刘坤戚骞蔡志匡肖建郭宇峰
一种工作在近阈值电源电压下的数控振荡器
本发明涉及一种工作在近阈值电源电压下的数控振荡器,采用具有高相位噪声性能的LC交叉耦合结构振荡器,并基于差分结构设计的自举型缓冲器,利用自举电路的原理,通过充电晶体管对自举电容充放电,在电源电压的基础上进行电压量叠加,从...
王子轩胡善文蔡志匡吉新村夏晓娟周波郭宇峰
文献传递
高速时钟与数据恢复电路技术研究被引量:8
2012年
本文根据数据恢复时,本地时钟与输入数据之间的相位关系及其实现方式的不同,将高速时钟与数据恢复(CDR,Clock and Data Recovery)电路技术分为三类,也即前馈相位跟踪型,反馈相位跟踪型,以及盲过采样型。进而又分别对每一类型进行了细分并分别进行了深入的剖析和比较。最后又给出了不同应用环境下,CDR技术的选择策略,并指出了CDR技术的发展趋势。本文通过对高速CDR技术详尽而又深刻的分析比较,勾勒出了一个高速CDR技术的关系及发展演化图,使读者能够对现存的高速CDR技术及其发展趋势有一个前面而又清晰的认识。
张长春王志功郭宇峰施思
关键词:时钟与数据恢复锁相环
一种带稳定电平转换器的串并转换电路
本实用新型公开了一种带稳定电平转换器的串并转换电路,包括电平转换单元、电压产生单元、通信单元和上电复位单元;电平转换单元对外部TTL电平转换为适用的稳定的DCFL电平;电压产生单元产生受电源波动较小的稳定电压;通信单元包...
仲佳军张翼杨磊周浩沈加晨吴广来蔡志匡肖建郭宇峰
文献传递
5Gb/s0.18μm CMOS半速率时钟与数据恢复电路设计被引量:2
2012年
基于具体的系统需求,采用标准0.18μm CMOS工艺,设计了一种半速率bang-bang型时钟与数据恢复(CDR)电路。该CDR电路主要由改进型半速率鉴相器、带粗控端的环形压控振荡器(VCO)以及信道选择器等模块构成。其中,改进型半速率鉴相器通过增加四个锁存器,不但能获得较好的鉴相性能,还能使分接输出的两路数据自动实现相位对齐。带粗控端的环形VCO能够解决高振荡频率范围需求与低调谐增益需求之间的矛盾。信道选择器则能解决信道交叉出错问题。仿真结果表明,电路工作正常,在1.8V电压下,电路功耗为140mW,恢复出的时钟和数据抖动峰峰值分别为3.7ps和5ps。
张长春王志功吴军郭宇峰
关键词:时钟与数据恢复鉴相器压控振荡器异或门
一种工作在近阈值电源电压下的数控振荡器
本发明涉及一种工作在近阈值电源电压下的数控振荡器,采用具有高相位噪声性能的LC交叉耦合结构振荡器,并基于差分结构设计的自举型缓冲器,利用自举电路的原理,通过充电晶体管对自举电容充放电,在电源电压的基础上进行电压量叠加,从...
王子轩胡善文蔡志匡吉新村夏晓娟周波郭宇峰
文献传递
一种由ADC控制的数控衰减器
本发明提出了一种由ADC控制的数控衰减器,所述衰减器包括ADC单元和数控衰减器单元;模拟电压输入所述ADC单元的模拟输入端,所述ADC单元的输出端分别与所述数控衰减器单元的控制输入端相连接;射频信号输入所述数控衰减器单元...
仲佳军张翼杨磊高昊王子轩胡善文蔡志匡肖建郭宇峰
一种双栅隧穿晶体管结构
一种双栅隧穿晶体管结构,包括呈阶梯式厚度递增分布的沟道区5,沟道区5的厚度小的一侧设有源区9,其厚度大的一侧设有源区4,源区9远离沟道区的侧边设有源极8,漏区远离沟道区的侧边设有漏极3,沟道区5的上、下表面分别覆盖第一栅...
郭宇峰张茂林张珺陈静李曼
文献传递
共2页<12>
聚类工具0