您的位置: 专家智库 > >

朱颖佳

作品数:7 被引量:5H指数:2
供职机构:清华大学更多>>
发文基金:国家高技术研究发展计划国家自然科学基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 3篇期刊文章
  • 2篇专利
  • 1篇学位论文
  • 1篇会议论文

领域

  • 5篇电子电信
  • 1篇自动化与计算...

主题

  • 4篇电路
  • 4篇调制器
  • 4篇时钟
  • 4篇交叠
  • 3篇时钟产生
  • 3篇时钟产生电路
  • 3篇脉宽
  • 3篇A/D
  • 3篇产生电路
  • 2篇延时
  • 2篇运算放大器
  • 2篇时钟信号
  • 2篇转换器
  • 2篇脉冲
  • 2篇脉冲宽度
  • 2篇放大器
  • 2篇Δ调制
  • 2篇A/D转换
  • 2篇A/D转换器
  • 1篇带宽

机构

  • 7篇清华大学

作者

  • 7篇朱颖佳
  • 6篇李冬梅
  • 6篇刘力源
  • 2篇姜汉钧
  • 2篇王志华
  • 2篇李福乐
  • 1篇陈润
  • 1篇劳森

传媒

  • 2篇微电子学
  • 1篇半导体技术
  • 1篇中国第二十届...

年份

  • 1篇2011
  • 4篇2009
  • 1篇2008
  • 1篇2007
7 条 记 录,以下是 1-7
排序方式:
高速低功耗△∑调制器的设计与实现
随着工艺的进步,过采样△∑A/D只适用于低速高精度领域的观念正在被打破。由于过采样△∑A/D的种种优点以及晶体管速度的提高,使得这种A/D在接收机中得到越来越多的应用。△∑调制器是过采样△∑A/D中的核心组成部分,因此高...
朱颖佳
关键词:△∑调制器低功耗
文献传递
一种高线性度100kHz带宽ΣΔ调制器
2009年
设计了一个100kHz信号带宽、80dB SNDR、3.3V电源电压的单环三阶ΣΔ调制器。电路采用AB类运放,可在较低静态功耗下实现较高的压摆率。电路采用UMC0.18μm CMOS工艺制作,版图面积为1.7mm×1.3mm。芯片测试结果显示:在12MHz时钟频率、60倍过采样下,调制器可达到100kHz信号带宽,75.7dB SNDR和98dB SFDR。
朱颖佳刘力源李冬梅
关键词:∑△调制器A/D转换器运算放大器
一种独立调节两相脉宽的不交叠时钟产生电路
一种独立调节两相脉宽的不交叠时钟产生电路属于不交叠时钟产生电路领域,其特征在于,含有:在可产生提前时钟的两相不交叠时钟产生电路的CLK2前有一个延时单元,其输入接输入时钟信号,输出接与非门的一个输入端CLK2。该延时单元...
李冬梅朱颖佳刘力源姜汉钧李福乐王志华
文献传递
一种独立调节两相脉宽的不交叠时钟产生电路
一种独立调节两相脉宽的不交叠时钟产生电路属于不交叠时钟产生电路领域,其特征在于,含有:在可产生提前时钟的两相不交叠时钟产生电路的CLK2前有一个延时单元,其输入接输入时钟信号,输出接与非门的一个输入端CLK2。该延时单元...
李冬梅朱颖佳刘力源姜汉钧李福乐王志华
文献传递
1.8V音频Σ-Δ调制器设计与实现被引量:3
2008年
介绍了一种适用于数字音频应用的16位8 kHzΣ-Δ调制器,该电路采用单环三阶、单比特量化形式;为适应较低电压,采用带密勒补偿的两级运放。仿真结果显示,调制器在128倍过采样率时,带内信号信噪比可达到102.6。该电路采用UMC 0.18μm混合信号工艺实现,工作电压为1.8 V,芯片版图面积为1.3 mm×1.3 mm。
劳森刘力源朱颖佳李冬梅
关键词:A/D转换器∑-Δ调制器模拟集成电路
一种高增益带宽积高压摆率的输入AB类全差分运算放大器
本文设计了一种具有高增益带宽积和高压摆率的输入AB类全差分运算放大器,它具有较低的静态功耗,同时能够在大信号输入条件下提供比普通A类运放大很多的动态输出电流,从而加快运放的建立过程。该运放采用自适应动态偏置技术,以保证放...
陈润刘力源朱颖佳李冬梅
关键词:运算放大器增益带宽积压摆率
文献传递
一种独立调节两相脉宽的不交叠时钟产生电路被引量:2
2009年
由于开关电容电路具有同标准CMOS工艺兼容性好、时间常数精确度高、电压线性度好等优点,在滤波器、A/D中得到广泛的应用。在开关电容电路中,一个必不可少的单元便是两相不交叠时钟产生单元,它产生不交叠时钟,控制节点不会同时被两个电压驱动;产生提前关断的时钟,以减少电荷注入效应的影响。分析了传统不交叠时钟的电路原理和时序,在此基础上提出了一种独立调节两相脉宽的不交叠时钟产生电路,并分析了它在ΔΣ调制器、流水线结构A/D以及滤波器中的应用前景。
朱颖佳刘力源李冬梅
关键词:时钟产生开关电容
共1页<1>
聚类工具0