2025年1月28日
星期二
|
欢迎来到鞍山市图书馆•公共文化服务平台
登录
|
注册
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
徐国强
作品数:
3
被引量:15
H指数:3
供职机构:
华东计算技术研究所
更多>>
相关领域:
自动化与计算机技术
更多>>
合作作者
马鹏
华东计算技术研究所
章建雄
华东计算技术研究所
王玉艳
华东计算技术研究所
任敏华
华东计算技术研究所
张伟
华东计算技术研究所
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
3篇
中文期刊文章
领域
3篇
自动化与计算...
主题
2篇
电路
2篇
微处理器
2篇
集成电路
2篇
处理器
1篇
延迟锁定环
1篇
延迟线
1篇
移位寄存器
1篇
硬件
1篇
硬件电路
1篇
数字集成电路
1篇
位同步
1篇
线性反馈移位...
1篇
相位
1篇
相位同步
1篇
可测性
1篇
可测性设计
1篇
鉴相
1篇
鉴相器
1篇
反馈移位寄存...
1篇
仿真
机构
3篇
华东计算技术...
作者
3篇
徐国强
2篇
王玉艳
2篇
章建雄
2篇
马鹏
1篇
张伟
1篇
任敏华
传媒
3篇
计算机工程
年份
1篇
2007
1篇
2003
1篇
2002
共
3
条 记 录,以下是 1-3
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
数字延迟锁定环设计技术研究
被引量:3
2007年
数字延迟锁定环(DLL)可以产生精确的延迟效果而基本不受工艺、电源和温度等影响,常用来生成稳定的延迟或多相位的时钟信号。该文利用D触发器实现鉴相,给出了一种简洁新颖的数字电路技术的延迟锁定环(DLL)的设计方法。模拟结果表明:该DLL在工作频率范围内支持0°~360°相移,从复位到稳定的时间为2 688个参考时钟周期。在0.35μm SMIC digital CMOS工艺模型下,鉴相精度达到200ps,工作频率范围在23MHz~200MHz。该电路还具有可编程特性。
任敏华
张伟
徐国强
关键词:
延迟锁定环
延迟线
鉴相器
相位同步
微处理器仿真技术研究
被引量:4
2003年
仿真技术是微处理器设计的关键技术之一。通过集成电路仿真技术研究,提出了构建微处理器仿真平台的方法,在该平台上模拟了微处理器的功能。实现了微处理器的设计验证。
马鹏
徐国强
王玉艳
章建雄
关键词:
微处理器
仿真
集成电路
硬件电路
基于微处理器的可测性设计
被引量:8
2002年
由于微处理器结构复杂、测试困难,作者在微处理器设计中插入内建自测试(BIST)电路对指令译码部件的可编程逻辑阵列(PLA)电路和执行部件的控制只读存储器(CROM)电路进行测试。模拟结果表明,微处理器可分别在测试模式与正常工作模式下运行。在测试模式下,微处理器芯片中近40%的晶体管可用自检办法解决。
徐国强
王玉艳
马鹏
章建雄
关键词:
微处理器
可测性设计
线性反馈移位寄存器
数字集成电路
全选
清除
导出
共1页
<
1
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张