周干民 作品数:21 被引量:68 H指数:5 供职机构: 合肥工业大学电子科学与应用物理学院微电子设计研究所 更多>> 发文基金: 国家自然科学基金 国家教育部博士点基金 安徽省自然科学基金 更多>> 相关领域: 自动化与计算机技术 电子电信 电气工程 更多>>
PCI总线接口的验证平台及测试图形生成 本文描述了以某种PCI从设备接口芯片为被测对象的验证平台.原则上,该验证平台适用于从寄存器传输级、门级到布局布线后的各级目的性验证,属于动态模拟的范畴.整个平台由被测试模块、后端模块、激励生成模块、结果比较模块和时钟/复... 尹勇生 胡永华 周干民关键词:PCI总线 文献传递 AD总线多次复用型PCI接口芯片 高明伦 胡永华 周干民 尹勇生 曹华锋 王锐 该芯片基于IP软核PCISlave设计开发。芯片完全根据PCI Local Bus Version2.2设计,提供自动配置功能,对多种主板具有很好的兼容性。PCI接口AD总线再复用模型在现有PCI总线操作时序基础上,提出...关键词:关键词:PCI接口芯片 芯片设计中时钟问题的探讨 时钟电路的稳定是芯片可靠工作的首要条件.随着SoC的出现,在一个芯片上采用单一时钟几乎成为不可能.为此,在系统体系结构确立过程中,需要将设计划分成不同的时钟域,在同一个时钟域内使用同一时钟,不同的时钟域中可以使用不同的时... 詹文法 张溯 周干民 周萌关键词:状态机 芯片设计 文献传递 基于状态机的IIC总线接口封装 根据不同运用场合,对IP进行不同协议的封装有益于IP的快速集成。本文在介绍IP总线、IIC接口内侧协议基础上,详细论述了IP总线与IIC接口内侧协议的区别,进而提出了基于状态机的接口封装方法。设计结果通过了功能仿真与可综... 杨盛光 周干民 林大隽 高明伦关键词:IIC总线 封装 状态机 文献传递 NoC基础研究 随着半导体工艺技术的发展,集成电路设计者能够将越来越复杂的电路功能集成到单硅片上,并最终在20世纪90年代中期开发出SoC(SystemonChip,系统芯片)。SoC代表着集成电路向集成系统转变的大方向。SoC通常指在... 周干民关键词:NOC 映射 蚁群优化算法 最短路径算法 PCI总线 存储器仿真的设计 被引量:5 2001年 在没有内部存储器的微处理器软核的设计过程中,如何正确建立软核与外存储器之间的接口是验证工作的关键之一。文章介绍利用多时钟产生存储器接口控制信号的方法,为建立软核仿真平台提供了一个新的途径。 周干民 王锐 高明伦 栾铭关键词:微处理器 软核 存储器 仿真 一种基于分时复用的PCIAD总线再复用模型 2006年 在研究PC I AD双向总线及PC I总线读操作时序特性的基础上,提出了基于分时复用技术实现PC I AD总线再复用的模型。挂接在PC I用户端的存储器可以复用PC I AD总线完成主设备对其进行的读写操作。实际流片结果表明该模型切实可行。PC I AD总线再复用模型不仅可以保证功能正确,而且节约了32根管脚资源,进而缩小了芯片面积,降低了设计成本。 周干民 胡永华 高明伦 尹勇生关键词:PCI 分时复用 IP软核的形式化验证 本文介绍了应用于IP设计中的一种验证方式——形式化验证,及其在设计流程中的主要功能,并结合一个接口类的IP软核-VMI接口电路的设计,进行形式化验证,并给出实验结果。 吴铃铃 周干民 何伟 高明伦关键词:IP 软核 系统芯片 形式化验证 文献传递 基于状态机的ROM接口电路模型 被引量:2 2004年 在芯片设计中会经常使用到ROM,而ROM又经常作为片外存储器被所设计的芯片进行读写操作,在这里就需要设计接口电路用来配合ROM和设计的芯片。ROM多为异步工作方式,如果设计的电路为同步电路,之间又存在着接口时序配合的问题。文中介绍一种基于状态机的ROM接口电路模型。该模型有两个特点:一是采用状态机实现同步时序电路与ROM异步时序电路的接口时序配合;二是实现与具有不同时间参数ROM接口电路的兼容。该模型的设计结果通过了FPGA验证,并在ASIC芯片中得到运用。 林大隽 刘加峰 周干民关键词:状态机 异步 基于定向Ford-Fulkerson算法的NoC路径分配 被引量:1 2006年 文章通过对NoC网络通讯的分析,以及对现有最短路径算法的研究,提出了一种定向Ford-Fulker-son算法,实现了NoC路径分配;在完成处理单元映射后,根据NoC网络的通讯状况,按照通讯任务的时间顺序分配传输路径,使得任意处理单元间的通讯时间最短,且整个系统的执行时间最优。 夏晓梅 周干民关键词:网络通讯 最短路径算法