您的位置: 专家智库 > >

钟建福

作品数:4 被引量:5H指数:2
供职机构:华中科技大学光学与电子信息学院更多>>
发文基金:国家教育部博士点基金国家自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 3篇期刊文章
  • 1篇学位论文

领域

  • 4篇电子电信

主题

  • 2篇放大器
  • 1篇电路
  • 1篇电源抑制
  • 1篇电源抑制比
  • 1篇抑制比
  • 1篇译码
  • 1篇译码器
  • 1篇运算放大器
  • 1篇闪存
  • 1篇闪存存储
  • 1篇闪存存储器
  • 1篇闪存控制器
  • 1篇输入级
  • 1篇专用集成电路
  • 1篇线性化
  • 1篇滤波器
  • 1篇纠错
  • 1篇纠错码
  • 1篇集成电路
  • 1篇共模

机构

  • 4篇华中科技大学

作者

  • 4篇钟建福
  • 2篇余国义
  • 2篇张乐
  • 1篇郑朝霞
  • 1篇丁明鹏
  • 1篇郑梅军
  • 1篇李继承

传媒

  • 2篇华中科技大学...
  • 1篇电子器件

年份

  • 2篇2014
  • 1篇2013
  • 1篇2012
4 条 记 录,以下是 1-4
排序方式:
闪存控制器中BCH解码器的VLSI设计
2014年
为满足闪存控制器中BCH解码器对速度和面积的要求,设计了一种高速小面积BCH(8528,8192,24)解码器,其关键方程电路采用简化的RiBM算法,利用二进制BCH码的特性简化关键方程电路结构和迭代轮数.使用关键方程电路的可折叠特性和逻辑资源复用,对解码器架构进行了面积优化,结果显示:与传统iBM算法相比,电路的关键路径延时减小了约50%,与RiBM算法相比,关键方程迭代轮数减少了1/2,电路资源减少了约1/3;该系统架构能够在保证吞吐率的前提下减小约70%电路面积.
郑朝霞丁明鹏钟建福李继承
关键词:BCH闪存存储器纠错码BERLEKAMP-MASSEY算法
一种新型超宽共模输入范围放大器设计被引量:2
2012年
在分析传统CMOS宽共模输入级结构基础上,设计了一种新型CMOS电路结构实现超宽共模输入范围(ICMR)的运算放大器。此设计通过提取输入共模电平与参考共模电平比较放大,反馈到输入信号端,使信号在放大前共模电平趋近参考共模电平,可扩大输入共模电平范围,并有利于OP core性能保持稳定。电路采用TSMC 0.13μm CMOS工艺进行设计,利用Cadence仿真,结果表明:在3.3 V电源电压下,输入共模范围为-1.5 V~4.8 V,开环增益为74 dB,单位增益带宽为11.4MHz,相位裕度为74°。
余国义张乐郑梅军钟建福
关键词:运算放大器输入级CMOS工艺
适用于OTA-C滤波器的高线性OTA的设计被引量:3
2013年
设计了一种适用于OTA-C滤波器的高线性运算跨导放大器(OTA).该OTA采用新型的乘法器输入级,以获得大的线性跨导输入范围;采用一种新的共模负反馈(CMFB)策略,将主放大器输出电压线性压缩后再引入CMFB电路,以改善传统CMFB结构对OTA输出线性范围的限制.在SMIC.35μm标准CMOS工艺下仿真,结果显示:输入级的线性跨导差分输入电压范围达到了-2~2V,等效跨导在1μS时,直流(DC)开环增益达到了76dB,共模抑制比(CMRR)为140dB,电源抑制比(PSRR)为144dB.基于这种OTA设计了OTA-C二阶低通巴特沃斯滤波器.通过调节OTA的跨导,滤波器在1pf的负载电容下的截止频率从11kHz变化至419kHz;当截止频率为100kHz时输出为3Vp-p@100kHz时的总谐波失真(THD)为-47dB.
余国义钟建福张乐
关键词:放大器线性化滤波器共模抑制比电源抑制比
高效率LDPC译码器的设计和验证
本文设计了一种适用于IEEE802.16e标准的高效率小面积低密度奇偶校验码(LDPC)译码器。LDPC码是近年来信道编码领域的研究热点,源于它的编码增益最接近香浓极限,并已经被诸多的无线通信标准采用。  本文的设计研究...
钟建福
关键词:专用集成电路
文献传递
共1页<1>
聚类工具0