您的位置: 专家智库 > >

国家自然科学基金(69825101)

作品数:12 被引量:52H指数:5
相关作者:王志功熊明珍吕晓迎李文渊谢世钟更多>>
相关机构:东南大学清华大学南通大学更多>>
发文基金:国家自然科学基金国家高技术研究发展计划更多>>
相关领域:电子电信自动化与计算机技术生物学医药卫生更多>>

文献类型

  • 11篇期刊文章
  • 1篇会议论文

领域

  • 11篇电子电信
  • 2篇自动化与计算...
  • 1篇生物学
  • 1篇医药卫生

主题

  • 5篇放大器
  • 3篇电路
  • 3篇接收机
  • 3篇跨导
  • 3篇光接收
  • 3篇光接收机
  • 3篇CMOS
  • 3篇CMOS工艺
  • 2篇前置放大器
  • 2篇跨导放大器
  • 2篇跨阻前置放大...
  • 2篇集成电路
  • 2篇光纤
  • 2篇B/S
  • 1篇带阻
  • 1篇带阻滤波器
  • 1篇低压
  • 1篇低噪
  • 1篇低噪声
  • 1篇电路设计

机构

  • 11篇东南大学
  • 2篇清华大学
  • 2篇南通大学
  • 1篇南京大学

作者

  • 11篇王志功
  • 4篇熊明珍
  • 3篇吕晓迎
  • 3篇李文渊
  • 2篇章丽
  • 2篇陶蕤
  • 2篇冯军
  • 2篇吴杨
  • 2篇梁帮立
  • 2篇谢世钟
  • 2篇顾晓松
  • 1篇王余峰
  • 1篇陈海涛
  • 1篇朱恩
  • 1篇王欢
  • 1篇柯锡明
  • 1篇陆建华
  • 1篇张震宇
  • 1篇郑有炓
  • 1篇李本靖

传媒

  • 3篇Journa...
  • 1篇东南大学学报...
  • 1篇高技术通讯
  • 1篇中国生物医学...
  • 1篇电路与系统学...
  • 1篇电子器件
  • 1篇半导体光电
  • 1篇Journa...
  • 1篇通讯和计算机...

年份

  • 1篇2009
  • 2篇2007
  • 1篇2006
  • 3篇2004
  • 2篇2003
  • 1篇2002
  • 2篇2001
12 条 记 录,以下是 1-10
排序方式:
12Gb/s0.25μm CMOS数据判决和1∶2数据分接电路
2004年
采用 TSMC 0 .2 5μm CMOS工艺成功实现了用于光纤传输系统的 12 Gb/s数据判决和 1∶ 2数据分接电路 .测试结果显示 ,在 3.3V电源供电情况下 ,功耗为 6 0 0 m W,其中包括 3路输出缓冲 .输入信号单端峰峰值为 2 5 0 m V时 ,该芯片的工作速率超过 12 Gb/s,相位裕度超过 10 0°.芯片面积为 1.0 7mm× 0 .99m m.
王欢王志功冯军朱恩陆建华陈海涛谢婷婷熊明珍章丽
关键词:数据判决CMOS光纤传输系统D触发器锁存器
中枢神经信号微电子技术检测、处理与重建研究被引量:3
2004年
介绍国内外利用微电子技术实现中枢神经信号检测、处理与再生的研究状况与进展。研究神经电信号检测的电极装置、中枢神经电信号处理和功能控制的专用集成电路、远端神经信号再生的刺激装置、生物体植入式芯片的供电方式、低功耗电路的设计技术一系列技术,电极装置、生物体植入式芯片和刺激装置的生物相容性和显微植入手术等一系列课题。
王志功吕晓迎顾晓松
关键词:植入手术
2.5Gbit/sCMOS光接收机限幅放大器被引量:8
2001年
给出了一个利用 0 .35 μmCMOS工艺实现的 2 .5Gb/s限幅放大器。在标准的 5V电源电压 ,功耗为 2 2 5mW。在 4 0dB的输入动态范围内 ,可以保持 4 0 0mVp p恒定输出摆幅。整个芯片面积为 1× 1 1mm2 。
陶蕤王志功柯锡明董义谢世钟
关键词:光接收机限幅放大器CMOS工艺高速光纤通信
Multi-channel neural signal stimulating module and in-vivo experiments被引量:1
2007年
The module for function electrical stimulation (FES) of neurons is designed for the research of the neural function regeneration microelectronic system, which is an in-body embedded micro module. It is implemented by using discrete devices at first and characterized in vitro. The module is used to stimulate sciatic nerve and spinal cord of rats and rabbits for in-vivo real-time experiments of the neural function regeneration system. Based on the module, a four channel module for the FES of neurons is designed for 12 sites cuff electrode or 10 sites shaft electrode. Three animal experiments with total five rats and two rabbits were made. In the in-vivo experiment, the neural signals including spontaneous and imitated were regenerated by the module. The stimulating signal was used to drive sciatic nerve and spinal cord of rats and rabbits, successfully caused them twitch in different parts of their bodies, such as legs, tails, and fingers. This testifies that the neural function regeneration system can regenerate the neural signals.
李文渊王志功吕晓迎顾晓松张震宇
关键词:MICROELECTRODESTIMULATION
高线性满摆幅输入度跨导器及其在g_m-C带阻滤波器中的应用被引量:2
2007年
介绍了一种利用MOS管线性区特性实现满摆幅输入的跨导器.通过分析电路中MOS管的二阶效应,利用差分放大器以负反馈形式接入偏置和输出端并联电流源的方法,对电路进行了结构优化,提高了电路的线性度,并降低了输出失调电流.模拟结果表明:跨导器总谐波失真可达到-59.2dB,输出失调电流136nA.用该跨导器组成的gm-C带阻滤波器工作在50Hz的中心频率时,陷波带宽33Hz,陷波深度-39.6dB,可应用于滤除信号中的50Hz市电干扰.
吴杨李文渊王志功
关键词:跨导器二阶效应带阻滤波器
一种用于神经信号检测的低压前馈补偿运算跨导放大器被引量:1
2006年
采用CSMC0·6μmCMOS工艺设计实现了低压、低功耗的多级运算跨导放大器。本设计引入了无密勒电容的前馈补偿技术,规避了芯片集成电容以降低噪声并减小成本,获得了高达630MHz的单位增益带宽以及79度裕度的高稳定性。电路工作于2·5V±1·25V),功耗16mW,开环直流增益85dB,3dB带宽116kHz,可基本满足神经信号检测的应用要求。
梁帮立王志功王余峰吕晓迎章丽熊明珍
关键词:运算跨导放大器前馈补偿CMOS工艺
应用于中枢神经信号重建系统的跨导放大器
2009年
设计并实现了一种应用于中枢神经信号重建系统中的跨导放大器。采用前馈结构,有效地减小了输入失调电压,并提高了对共模信号的抑制能力,且电压输入范围允许自正电源电压至负电源电压。输出电流最高可达1mA。电路采用0.6μm CMOS工艺制造,面积0.6mm2。测试得到的电路跨导为0.38mS,输入失调电压为0.57mV,共模抑制比为-54dB,可满足中枢神经信号重建系统的要求。
吴杨李文渊王志功
关键词:跨导放大器集成电路
CMOS1.4THzΩ155Mb/s光接收机差分跨阻前置放大器被引量:8
2004年
采用本土 CSMC 0 .6μm标准 CMOS技术设计实现了一种用于光纤用户网的 CMOS跨阻前置放大器 .电路采用差分结构以提高共模抑制比 ,减小高频下电源波动和寄生反馈通路的干扰 ,抑制衬底耦合噪声和温漂 ,从而有效抑制前置放大器的噪声 .同时前置放大器为双端输出 ,易与后面差分结构的主放大器级联 ,无需单端 -双端转换电路和片外元件 ,电路结构更为简单 ,实现了单片集成 .电路采用单级放大结构 ,比通常的多级电路更为稳定 .测试结果表明 ,前置放大器在 5 V电源电压下增益 -带宽积可达 1.4 THzΩ,等效输入电流噪声为 1.81p A/ Hz,可稳定工作在 15 5 Mb/ s(STM- 1)
田俊王志功梁帮立熊明珍施毅郑有炓
关键词:跨阻前置放大器差分结构低噪声
A 3.125-Gb/s CMOS Transmitter for Serial Data Communications
<正> A transmitter operating at half the clock frequency of the transmission data rate has been designed with a...
Wen-Hu Zhao
文献传递
千兆以太网同步检测集成电路设计被引量:9
2002年
采用两级分接电路结构 ,并将同步码字检测电路置于其间 ,设计了千兆以太网同步检测集成电路 .实现 1 .2 5Gb s速率的千兆以太网数据由 1路到 1 0路的串并转换以及同步码字的检测 .分析了RC网络效应对超高速集成电路中互连线的影响 ,基于TSMC 0 .35 μmCMOS工艺建立电路模型 .使用Smartspice工具在不同温度 ( 0~ 70℃ )、电源电压 ( 3.1 5~ 3.45V)及输入信号等条件下进行仿真 .结合版图参数提取后仿真的比较 ,证明了该设计在减小规模 ,简化结构和加快仿真流程方面的有效性 .
赵文虎王志功吴微李本靖
关键词:千兆以太网互连线
共2页<12>
聚类工具0