采用0.18um CMOS工艺设计了一种应用于UWB的低噪声放大器。该电路工作频率为3-5GHz,采用共栅结构实现输入宽带匹配,通过改进级联结构引入反馈改进线性度,同时采用了衬底正向偏置技术降低功耗。设计使用ADS软件进行仿真,结果表明,最大输出增益为23d B,3-5GHz范围内S11小于-10 d B,S12小于-55d B,NF为2.2-3.3 d B,IIP3为-2.2d Bm。使用0.6V电源供电,直流功耗为3m W。
采用0.18um CMOS工艺设计了一种低电压折叠级联式低噪声放大器电路。该电路工作频率为5GHz,通过改进传统的折叠式低噪声放大器结构,以及在栅极合理加上电感,整个电路的性能得到了改善。实验表明,电路能实现增益17.4d B,输入反射系数S11为-15.1 d B,反向隔离S12为-25.3 d B,噪声系数NF为1.2d B,三阶输入交调点IIP3为-3.8d Bm。在0.6V的电源供电情况下,直流功耗为7MW。