您的位置: 专家智库 > >

国家自然科学基金(69976035)

作品数:3 被引量:17H指数:2
相关作者:陈潮枢李晓民仇玉林罗家俊更多>>
相关机构:中国科学院微电子研究所中国科学院微电子中心更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 3篇中文期刊文章

领域

  • 3篇电子电信

主题

  • 2篇电路
  • 2篇逻辑电路
  • 1篇低电压
  • 1篇电路设计
  • 1篇电压
  • 1篇NEW_TY...
  • 1篇PHASE
  • 1篇POWER
  • 1篇RECOVE...
  • 1篇CLOCK
  • 1篇LOW

机构

  • 2篇中国科学院微...
  • 1篇中国科学院微...

作者

  • 3篇仇玉林
  • 3篇李晓民
  • 3篇陈潮枢
  • 1篇罗家俊

传媒

  • 3篇Journa...

年份

  • 1篇2002
  • 1篇2001
  • 1篇2000
3 条 记 录,以下是 1-3
排序方式:
A New Type of Power Clock for DSCRL Adiabatic Circuit
2002年
An asymmetry power clock,4 phase power clock supplying the power to the DSCRL(dual swing charge recovery logic) adiabatic circuit is presented.It is much simpler than the 6 phase power clock,symmetry power clock,used in the DSCRL adiabatic circuit.Although the 4 phase power clock is simpler,the DSCRL adiabatic circuit still shows good performance and high efficiency of energy transfer and recovery.This conclusion has been proved by the result of the HSPICE simulation using the 0 6μm CMOS technology.
罗家俊李晓民陈潮枢仇玉林
一种利用自举效应的Charge-Recovery逻辑电路被引量:10
2000年
提出了一种新的 semi- adiabatic逻辑电路—— Bootstrap Charge- Recovery Logic( BCRL) .该电路由 semi- adiabatic电路完成逻辑运算 ,而由自举的 NMOS管驱动负载 ,对负载的操作为 full- adiabatic过程 .BCRL电路由两相无交叠脉冲时钟电源供电 ,输出为全摆幅脉冲信号 .比较了 BCRL反相器驱动电容负载时与静态 CMOS电路及部分文献中的 semi- adiabatic电路的功耗差别 .应用 0 .65μm CMOS工艺器件参数的模拟结果表明 ,BCRL电路可以在1 0 0 MHz脉冲电源频率下正常工作 。
李晓民仇玉林陈潮枢
关键词:逻辑电路
低电压Charge-Recovery逻辑电路的设计被引量:9
2001年
提出了一种新的适用于低电压工作的 sem i- adiabatic逻辑电路—— Dual- Swing Charge- Recovery L ogic(DSCRL) .该电路由 CMOS- latch- type电路及负载驱动电路构成 ,对负载的驱动为 full- adiabatic过程 .DSCRL 的电源为六相双峰值脉冲电源 ,低摆幅脉冲用于驱动负载 ,高摆幅脉冲用于驱动 CMOS- latch- type电路 .降低负载上摆幅时驱动负载的 NMOS管的栅压可以保持不变 ,有效地解决了传统的 adiabatic电路在低电压工作时 charge- re-covery效率降低的问题 .文中比较了 DSCRL 电路与部分文献中的 semi- adiabatic电路的功耗 ,DSCRL
李晓民仇玉林陈潮枢
关键词:逻辑电路电路设计
共1页<1>
聚类工具0