您的位置: 专家智库 > >

中国博士后科学基金(20080440933)

作品数:2 被引量:1H指数:1
相关作者:陈晓飞林双喜许金波李思臻刘占领更多>>
相关机构:华中科技大学武汉工程大学更多>>
发文基金:中国博士后科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 1篇低压
  • 1篇行为级
  • 1篇行为级建模
  • 1篇时钟
  • 1篇时钟数据恢复
  • 1篇线性度
  • 1篇宏模型
  • 1篇SIGMA
  • 1篇SIGMA_...
  • 1篇VERILO...

机构

  • 2篇华中科技大学
  • 2篇武汉工程大学

作者

  • 2篇林双喜
  • 2篇陈晓飞
  • 1篇邹雪城
  • 1篇李文海
  • 1篇刘占领
  • 1篇李思臻
  • 1篇许金波

传媒

  • 1篇华中科技大学...
  • 1篇微电子学与计...

年份

  • 1篇2010
  • 1篇2009
2 条 记 录,以下是 1-2
排序方式:
高速低压模拟相位内插器的设计
2009年
设计了一种应用于高速时钟数据恢复电路的低压模拟相位内插器.时钟输入管和电流产生管采用隔离设计,降低了输入时钟电平变化对尾电流的影响;在输入端和输出端增加了整形电路,可有效提高相位内插器在低电压和高频工作环境下的线性度.基于TSMC 90 nm CMOS工艺进行设计,仿真结果表明:该相位内插器在1.2 V工作电压和最大90°相位差的输入时钟下,工作频率达到1.25 GHz,相位内插精度小于±10 ps,具有良好的线性度.
陈晓飞李文海邹雪城林双喜
关键词:时钟数据恢复线性度低压
Sigma Delta调制器高效行为级建模被引量:1
2010年
提出一种宏模型和Verilog-A模型相结合的方法对两阶、1位量化的Sigma Delta调制器进行建模.对调制器中的关键模块采用宏模型建模,对功能性模块采用Verilog-A描述.在Cadence环境下,基于华虹NEC0.25μm CMOS工艺对模块进行设计和仿真,并与实际电路模块仿真结果和仿真时间进行对比,给出两种情况下调制器总体电路的SNR仿真结果.结果显示:这种建模方法既达到了较高的精度,又取得了较快的仿真速度.
许金波陈晓飞刘占领林双喜李思臻
关键词:宏模型VERILOG-ASIGMA行为级
共1页<1>
聚类工具0